J
jackieyoung
Guest
Salut, tous les
J'ai quelques problèmes au sujet du circuit LC design.Please me donner quelques conseils.
Quand je dessine un opamp utilisé dans un circuit LC, est-il nécessaire de s'assurer de sa tension de mode commun d'entrée égales tension de sortie commune?Je pense qu'il mai pas nécessaire, mais comment puis-je décider de la tension de la prochaine étape d'entrée de mode commun, si je veux utiliser le même PO?
Abother problème est que comment puis-je définir une entrée opamp tension de mode commun en utilisant un feedback à partir de condensateur de sortie, comme un intégrateur de SC?Je trouve l'aide d'un capactor de rétroaction négative peut fail.The actes opamp comme en boucle ouverte, pas fermée loop.Is il quelque chose de mal??J'utilise un opamp idéal dans hsipce.
Je pense que l'enseigne au sol sur le livre texte signifie AC ground.Should-je ajouter une source de mode commun à l'entrée à la partialité du DAC??
Merci
J'ai quelques problèmes au sujet du circuit LC design.Please me donner quelques conseils.
Quand je dessine un opamp utilisé dans un circuit LC, est-il nécessaire de s'assurer de sa tension de mode commun d'entrée égales tension de sortie commune?Je pense qu'il mai pas nécessaire, mais comment puis-je décider de la tension de la prochaine étape d'entrée de mode commun, si je veux utiliser le même PO?
Abother problème est que comment puis-je définir une entrée opamp tension de mode commun en utilisant un feedback à partir de condensateur de sortie, comme un intégrateur de SC?Je trouve l'aide d'un capactor de rétroaction négative peut fail.The actes opamp comme en boucle ouverte, pas fermée loop.Is il quelque chose de mal??J'utilise un opamp idéal dans hsipce.
Je pense que l'enseigne au sol sur le livre texte signifie AC ground.Should-je ajouter une source de mode commun à l'entrée à la partialité du DAC??
Merci