L
lhlbluesky
Guest
i calibre utiliser PEX pour mon postsimulation mise en page, mais je trouve un problème étrange.
pour la sous-catégorie A et B sous-bloc, quand je extraire le PEX calibreview distinct pour A et B, et simualte, les résultats sont très mauvais, résolution de 10 bits (presimulation) à 6bit (postsimultion) ou moins, tandis que, après i faire un sous-circuit avec A et B (par ex: appelé C, C comporte deux volets calibreview sous A et B) et de simuler, les résultats s'améliorent beaucoup, la résolution de 10 bits (presimulation) en 8 bits (postsimultion) ou alors, pourquoi?Quelle est la raison?
si je veux voir le sous-bloc Performance One (ex: A) par postsimulation, alors qu'est-ce que je dois faire?si calibreview-je utiliser de A et d'autres sous-blocs avec schématique en presimulation (sans parasites), puis exécutez la simulation d'un banc d'essai de configuration, est le résultat postsimulation fiables?ou d'autres moyens disponibles?
D'ailleurs, si j'utilise des sous-blocs »calibreview uns et des autres blocs de la vue schématique en presimulation, et exécution de la simulation pour mon circuit complet, les résultats fiables?
Enfin, la façon d'optimiser la mise en page pour le circuit de meilleures performances?Comment fixer les principaux affectant fils et des filets dans la mise en?
pls m'aider, Merci d'avance.
pour la sous-catégorie A et B sous-bloc, quand je extraire le PEX calibreview distinct pour A et B, et simualte, les résultats sont très mauvais, résolution de 10 bits (presimulation) à 6bit (postsimultion) ou moins, tandis que, après i faire un sous-circuit avec A et B (par ex: appelé C, C comporte deux volets calibreview sous A et B) et de simuler, les résultats s'améliorent beaucoup, la résolution de 10 bits (presimulation) en 8 bits (postsimultion) ou alors, pourquoi?Quelle est la raison?
si je veux voir le sous-bloc Performance One (ex: A) par postsimulation, alors qu'est-ce que je dois faire?si calibreview-je utiliser de A et d'autres sous-blocs avec schématique en presimulation (sans parasites), puis exécutez la simulation d'un banc d'essai de configuration, est le résultat postsimulation fiables?ou d'autres moyens disponibles?
D'ailleurs, si j'utilise des sous-blocs »calibreview uns et des autres blocs de la vue schématique en presimulation, et exécution de la simulation pour mon circuit complet, les résultats fiables?
Enfin, la façon d'optimiser la mise en page pour le circuit de meilleures performances?Comment fixer les principaux affectant fils et des filets dans la mise en?
pls m'aider, Merci d'avance.