12bit> pipeline AD avec VFS = 1Vpp

L

ljy4468

Guest
bonjour tout le monde
J'ai une question à propos de conception ad
J'utilise 0.18tech avec 1.8V tension d'alimentation.
Ainsi, la plage d'entrée est .... je pense environ 1Vpp (différentiel)
et 1LSB est 244uV.<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Pleure ou très triste" border="0" />Est-ce OK pour 12 bits?
Je pense qu'il est trop petit pour 12 bits A / D.Avant cela, j'utilise 035 tech avec 3.3V d'approvisionnement
Et VFS différentiel est 2Vpp.
1LSB est 488uV.Cela a été autorisé.<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />Je ne sais pas s'il est autorisé ou non
parce que de petits lsb alors
quelqu'un s'il vous plaît aidez-moi ~

Merci d'avance.

 
1v-MPV n'est pas un gros problème,
1.8V alimentation n'est pas un gros problème

 
Un moyen facile de penser comme suit (en considérant spécifications compatibles):
Depuis que vous aviez conçu 3.3V 12 bits et maintenant vous allez concevoir 1.8V 12 bits, pense important, c'est que votre espérance de tension d'entrée réduit de moitié pour que vos considérations de conception pour la conception avec 1.8V sera comme vous concevez 13 bits avec 3.3V.Qu'est-ce que je veux dire que les considérations de conception est votre budget d'erreur sera de la moitié (en raison de décalages, des injections de charge, des erreurs de gain, etc) de 12 bits design 3.3V.

Un autre termes, si la tension de votre durée de gouttes d'entrée par deux de A / D budget d'erreur diminue de moitié aussi.Design obtenir 1 peu plus précis.

 

Welcome to EDABoard.com

Sponsor

Back
Top