>

P

Pianomania

Guest
<img src="http://images.elektroda.net/89_1256891760_thumb.jpg" border="0" alt="ask for voltage independent delay cell" title="poser pour la cellule retard de tension indépendante"/> Comme le montre le pic, la conception d'une cellule i long délai par MOS de longueur de canal, mais le temps de retard est une variante par VLV.
Est-ce tout est possible, nous pouvons concevoir un circiut simple modification par simple inverseur seulement et il ne sera pas infleuence par Vcc?

Il est très important, car nous avons besoin de Appy au contrôle Deadtime sur la demande d'alimentation.

Demander de l'aide .... pleeeeze

 
Une méthode possible serait d'utiliser des sources de courant à la source des deux transistors NMOS et PMOS (des courants égaux, bien sûr) et en utilisant les NMOS et PMOS dispositifs pour passer les courants.Mais ce n'est pas une solution simple que vous aurez besoin pour mettre en oeuvre une source de courant.

 
Oui, vous voulez la passer à un onduleur de courant-faim
la conception d'un maître dont la référence et tempco
supply_voltco produit un appartement délai profil au-
point d'intérêt de retard appartement morts, plus chauffeur cône logique (
délai de chaînes non-plat, ne serait toujours pas uniforme; votre
délai logique pourraient avoir besoin d'une contre-pente d'une
résultat net à plat).

Ainsi, suivant cette ligne de pensée, peut-être vous avez seulement besoin
d'avoir une maquette bloc Delay et laisser le reste de la chaîne
être simple.C'est un meilleur résultat pour routabilité et
tel, si vous pouvez le faire fonctionner.

Ou, vous pourriez faire un deadband (anti-shoot-à travers?)
régime qui n'est pas «balistique», mais repose sur la détection de la
transition en aval de la chaîne sur la jambe opposée,
alors vous adapter à la situation sans enrobage
tant deviner ou des hypothèses sur les tolérances et
EnvironnementALS.

 

Welcome to EDABoard.com

Sponsor

Back
Top