abt quastions des P & R.

V

vishalkatba

Guest
1.comment allons-nous décider à puce cœur?

2.comment faire IR Drop analyse.quel type d'infomations contient-il?

3.ce qui est du fichier de configuration?qu'est-ce
qu'elle contient?pour ce qui est-il utilisé

4 Comment spécifier l'utilisation Core et Core IO facteur de marge?et comment celle-ci décidera ..

5.ce qui est des blocages halo?

6.Expliquez étage de planification, de zéro à la fin?

7.How do u do calendrier analyse?

8.ce qui est des fichiers de métadonnées et de la macro-dossier?

9.quelles sont les contraintes que vous envisager pour le plancher de cellules de planification de la norme?

10.expliquer en place et l'optimisation Timing Delay?

11.pourquoi est-Clock Tree Synthesis (CTS) fait?

12.Expliquez LPE

13.pourquoi est pré-et post-synthèse et de simulation de fait?

14.ce qui est SITE?

15.comment spécifier IO contraintes?

16.la façon de réduire la puissance-sol de rebond?

17.qui est le meilleur entrelacement ou non de l'entrelacement de planification?

18.ce qui est anneau de bloc, et pourquoi est-Block anneau utilisé?

19.Expliquer tous les CT topology?topologie qui va vous préférez ur de la conception?

20.ce que contient Specfications CTS?

21.comment faire la congestion d'optimisation et de l'équilibre tué?

22.Expliquez Clock Tree par niveau et par phase de retard?

23.pourquoi la cellule de remplissage sont uesd?

24.Qu'est-ce que l'antenne et l'antenne ratio effet?elimante comment cela?

25.ce qui est Amoeba placement?quel est son usage?

26.comment faire pour le moment ILMS optimisation?

27.comment faire le design de partitionnement?

29.Quel est AWE (Asymptotic Waveform Estimation)?

30.pourquoi la planification est de pouvoir faire et comment?métal qui devrait nous usefor anneau de pouvoir et de terrain
et de bandes et pourquoi?

31.comment pouvons-nous elimate jeu si elle se produit lors de la première étape d'optimisation (à l'essai de routage)?

32.Comment peut-on calculer la taille de la matrice de cellules de notre modèle?

33.Pourquoi Parasitics extraction que pour R et C, pourquoi pas, L (inductance)?

34.quels sont les fichiers de sortie après l'Design?

 
<a href="http://www.komputerswiat.pl/nowosci/programy/2010/31/symbian-android-to-pikus.aspx"> <img align="left" src="http://www.komputerswiat.pl/media/2010/219/1327571/symbian-zaj.jpg" /></a> Google chwali się sprzedażą telefonów z Androidem, a fundacja Symbiana i Nokia na to, że... sprzedają o 50% więcej!<img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/c9b4676/mf.gif' border='0'/><br/><br/><a href="http://da.feedsportal.com/r/78526348987/u/0/f/491281/c/32559/s/211502710/a2.htm"><img src="http://da.feedsportal.com/r/78526348987/u/0/f/491281/c/32559/s/211502710/a2.img" border="0"/></a>

Read more...
 
1.comment allons-nous décider à puce cœur?
Core seront décider par la matrice de taille, IO pad hauteur et la base de l'espacement io.
Disons
die zone width = 5000um
die zone height = 5000um
au cœur de l'espacement io = 50um
puis
zone centrale de largeur = 5000 - (io_pad_height) - (au cœur de l'espacement io)
zone centrale height = 5000 - (io_pad_height) - (au cœur de l'espacement io)

2.comment faire IR Drop analyse.quel type d'infomations contient-il?
Votre besoin d'avoir acheminé à la base de données IR drop anaylsis.
Vous obtiendrez des points chauds où la chute de tension est très critique.Normalement, ce point chaud est loin de l'alimentation de votre puce.En raison de la résistance, la chute de tension le long de la voie de l'alimentation à la norme cellule.

4 Comment spécifier l'utilisation Core et Core IO facteur de marge?et comment celle-ci décidera ..
L'utilisation de base est de déterminer par votre chef de projet.Il permettra de déterminer la manière dont l'encombrement de votre conception.Bien sûr, le plus faible est plus facile l'utilisation de base pour la mise en œuvre judicieuse, mais les dés seront de taille plus grande

5.ce qui est des blocages halo?
halo est le placement de blocage qui sont attachées à la macro comme RAM.Ce blocage va aller de l'avant avec la macro si la macro changement de placement

6.Expliquez étage de planification, de zéro à la fin?
floorplanning inclus partitionining, zone centrale de forme et l'emplacement, de planification,
la partition broches placement, la planification macro placement

7.How do u do calendrier analyse?
Vous devez rempli de placement et de routage de votre design.Avec le RC extrait de la conception, l'outil sera en mesure de le faire le moment d'analyse.

9.quelles sont les contraintes que vous envisager pour le plancher de cellules de planification de la norme?
L'utilisation,
la puissance de domaine, lien logique entre le niveau des cellules.

10.expliquer en place et l'optimisation Timing Delay?
IPO est l'optimisation du placement en fonction de la date contrainte

11.pourquoi est-Clock Tree Synthesis (CTS) fait?
CTS nécessaire pour équilibrer le temps des arbres pour éviter les imprévus d'installation et d'infraction.

13.pourquoi est pré-et post-synthèse et de simulation de fait?
cette étape est de
s'assurer que la fonctionnalité de la conception ne change pas après la synthèse.

14.ce qui est SITE?
SITE placement est le plus petit porteur d'organiser la mise en place d'une cellule standard

15.comment spécifier IO contraintes?
Vous pouvez spécifier le délai d'entrée et de sortie pour le retard IO pad.

18.ce qui est anneau de bloc, et pourquoi est-Block anneau utilisé?
anneau de bloc au pouvoir est attaché à un anneau macro.This est de
s'assurer que l'alimentation peut connectés facilement à la macro

20.ce que contient Specfications CTS?
CTS spec contenir l'insertion retard skew cible

21.comment faire la congestion d'optimisation et de l'équilibre tué?
optimisation de la congestion se fait avec moteur de routage à la congestion.

23.pourquoi la cellule de remplissage sont uesd?
de remplissage des cellules est utilisée pour
s'assurer que l'alimentation est continue pour toutes les cellules standard.

24.Qu'est-ce que l'antenne et l'antenne ratio effet?elimante comment cela?
antena effet dire trop de frais de détruire la porte.ce peut être éliminé par l'effet de réduire la charge ou la charge au sol.

Antenne ratio = métal zone / zone de la porte.Ce rapport doivent être remplies pour éviter de détruire la porte en cours par l'accusation.

25.ce qui est Amoeba placement?quel est son usage?
amoeba placement placement est juste un autre moteur de Cadence.Il est appelé amoeba en raison de la conception après l'apparition de placement

27.comment faire le design de partitionnement?
vous devez spécifier la limite pour chaque disque de votre partition.Avec l'aide de l'outil EDA, vous devriez pouvoir à la partition de la conception

30.pourquoi la planification est de pouvoir faire et comment?métal qui devrait nous usefor anneau de pouvoir et de terrain
et de bandes et pourquoi?
de planification est mis en œuvre pour éviter IR drop question.Pour vous assurer que toutes les cellules à l'intérieur de la conception peut obtenir l'alimentation nécessaire.

31.comment pouvons-nous elimate jeu si elle se produit lors de la première étape d'optimisation (à l'essai de routage)?
d'identité dont vous avez besoin pour le jeu que ce soit à cause du mauvais placement ou une mauvaise synchronisation contrainte ou mauvais acheminement (route jog)

34.quels sont les fichiers de sortie après l'Design?
physique après la conception, la production devrait être le netlist optimisée et la déroute finale GDS fichier que vous pouvez utiliser pour bande out / LVS / RDC vérification.

 

Welcome to EDABoard.com

Sponsor

Back
Top