Altera Fitter doute rapport

S

samuraign

Guest
Salut,
J'ai obtenu le rapport ci-après après avoir fait étape ajusteur de la conception de FPGA.

------------------------------------------------- ------------------------------
; Fitter Resource Usage Summary;
---------------------------------------------- -- ------------------------------
; Des ressources, utilisation
---------------------------------------------- -- ------------------------------
; ALUTs Used; 13785 / 48352 (29%);
, De registres de la logique dédié; 11122 / 48352 (23%);
;;;
; ALUTs Unavailable; 431;
; - En raison de 7 sans partenaire fonction d'entrée; 39;
; - En raison de 6 sans partenaire fonction d'entrée; 392;
;;;
; Combinational utilisation ALUT par nombre d'intrants;;
; - 7 fonctions d'entrée, 39;
; - 6 fonctions d'entrée; 1209;
; - 5 fonctions d'entrée; 2390;
; - 4 fonctions d'entrée; 1201;
; - <= 3 fonctions d'entrée; 8946;
;;;
; Combinational ALUTs selon le mode;;
, - Mode normal; 7143;
; - Extended LUT mode; 39;
, - Le mode arithmétique; 4701;
; - Shared mode arithmétique; 1902;
;;;
, Utilisation Logic; 20450 / 48352 (42%);
, - ALUT / paires registre utilisé; 20019;
, - Combinational sans registre; 8897;
; - Inscrivez-vous uniquement; 6234;
, - Combinatoire avec un registre; 4888;
, - ALUT / paires registre indisponibles; 431;
;;;
, Les registres Total *; 11122 / 52506 (21%);
; - Dedicated entrées logiques; 11122 / 48352 (23%);
, - I / O registres; 0 / 4154 (0%);
;;;
; ALMS: partiellement ou complètement utilisé; 10528 / 24176 (44%);
;;;
; Total LABS: partiellement ou complètement utilisé; 1428 / 3022 (47%);
;;;
; Utilisateur inséré éléments logiques; 0;
, Virtual épingles; 0;
; Broches E / S; 200 / 719 (28%);
; - Pins Horloge, 14 / 20 (70%);
, Global signaux; 3;
; M512s; 187 / 329 (57%);
; M4Ks, 255 / 255 (100%);
; M-RAM, 2 / 2 (100%);; Total block memory bits ; 1,472,000 / 2,544,192 ( 58 % ) ; ; Total bloc de bits en mémoire la mise en œuvre; 2462400 / 2544192 (97%);
; DSP bloc 9 éléments bits, 108 / 288 (38%);
; PLL, 0 / 12 (0%);
, Global horloges; 3 / 16 (19%);
; Régionale horloges, 0 / 32 (0%);
; SERDES émetteurs, 0 / 84 (0%);
; SERDES récepteurs, 0 / 84 (0%);
; Moyen d'interconnexion d'utilisation, 14%;
; Peak interconnexion utilisation; 31%;
, Maximum ventilateur;-11596;
, Le plus haut non-fan mondiale à sortir; 4328-;
; Total ventilateur;-108409;
; Moyenne ventilateur; 3.82-;
---------------------------------------------- -- ------------------------------

(1) Quelle est la différence entre le «bloc de bits Total mémoire" et "mise en oeuvre totale de bits bloc de mémoire". Laquelle dois-je prendre en considération.
(2) Afin de décider de ma région, dont l'un est je considère (ALM LAB ou Logic utilisation)
(3) Comment l'annoncer à ma région (En ASIC total combinatoire séquentiel est mon secteur bits de mémoire, mais d'après le rapport ci-dessus dont l'un est à mon avis, calculer mon domaine).
(4) Quelle est la relation entre ALM's Lab et LUT.
(5) Si je veux le dire à un Gatecount équivalent, comment dire, à partir du rapport susmentionné.
(En gatecount ASIC = domaine / Nand aire d'embarquement)

Merci à l'avance.

 

Welcome to EDABoard.com

Sponsor

Back
Top