Cadence Virtuso: Comment modéliser limiteur de courant

M

mvj

Guest
Salut à tous, Je sais pas s'il ya un moyen de modéliser un limiteur de courant en cadence. J'ai besoin de desing un amplificateur avec un courant de 100uA à la deuxième étape. Je tiens à ce modèle pour voir comment la réponse transitoire est lors de la conduite de la charge capacitive. Merci beaucoup par avance! M.
 
Pourquoi ne pas utiliser directement miroir de courant OTA avec 100uA de sortie?
 
en cas d'utilisation de Cadence / Spectre simulateur une "source de tension commandé en tension" par exemple (c'est à dire "VCC") peut être utilisé simplement avec le minumum défini et les limites de courant de sortie maximum. dans le cas de la description comportementale du module (par exemple VerilogA) une construction "if ... else if ..." devrait aider: ... if (Iout> Ilim) commencent Ia = Ilim; end else if (Iout <-Ilim) commencent Iout =-Ilim; fin ...
 

Welcome to EDABoard.com

Sponsor

Back
Top