Choisir entre PLL, DLL et apprentissage des langues vivantes

N

nitu

Guest
Salut ..

Je veux savoir comment un concepteur de système trouve que son design a besoin d'une boucle à verrouillage de phase, boucle à verrouillage de retard ou de fréquence à boucle à verrouillage.
Sur quelles informations ne Designer prend la décision?

Merci ..
Nitu

 
Cela dépend de quel genre de système que vous souhaitez à la conception et quel genre de fonction que vous souhaitez réaliser OT sur puce.Si vous pouvez réduire l'opposition, il est plus facile à expliquer

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sourire" border="0" />
 
Ne pas connaître FLL.Mais PLL est plus sensible aux fluctuations de température et de puissance, parfois difficile de se stabiliser à des fréquences plus élevées.Donc, si le besoin est pour une fréquence plus élevée, la stabilité, puis concepteur choisit DLL.

 
Salut ..

L'application ciblée est un bloc numérique utilisé pour la modulation et la démodulation des signaux.La fréquence maximale ciblée est 200-250MHz.Il ya 2 horloges différentes en cours d'exécution dans le système.

 

Welcome to EDABoard.com

Sponsor

Back
Top