CMOS question fondamentale: transistor saturé

D

Dinamovist

Guest
J'ai une question assez basique sujet des dispositifs CMOS.Disons que à côté de l'équation bien connue de ce qui est le sens réel de la condition de saturation??
Je sais que le canal soit pincé, mais d'où elle vient de l'état? (C'est Vds> Vgs-Vth).
Je sais à peu près tout ce qui s'y passe et que vous souhaitez comprendre intuitivement ...
Comme je ne vois pas vraiment ce qu'il se passe dans un transistor bipolaire qui se sature lorsque le collecteur de courant ne peuvent suivre le * β Ib règle en raison de la possibilité limitée collector.

Pour en revenir à l'état de saturation mosfet ...Est-ce juste mathématiquement déduites?How do you guys voir cela et si nous voulons prendre un exemple, disons fluides et des tuyaux ... pouvez-vous allumer l'ampoule pour moi?
J'espère que je ne dérange,
Merci beaucoup

 
Parce Vds = Vgs - VGD, si Vds> Vgs - Ve, puis VGD <Ve.Alors VGD ne peut pas contrôler le courant de drain, la fuite de courant n'est contrôlée que par Vgs.

 

Welcome to EDABoard.com

Sponsor

Back
Top