Comment concevoir un circuit POR pour FPGA?

K

kimjin

Guest
Je veux concevoir un circuit POR pour mon FPGA, j'utilise ep20k200 avec epc4, le ltc1306 est une puce gérant de tension, mais c'est la largeur d'impulsion est Oly 200ms, la remise à zéro du temps de epc4 est 100ms, et la configuration 200ms besoin ep20k200, le LTC 1306 ne peut pas répondre au besoin por, comment concevoir un ciucuit por pour le soc de FPGA?
je vous remercie?

 

Welcome to EDABoard.com

Sponsor

Back
Top