Comment exécuter l'architecture 256 fois dans Verilog (il est très envie

R

ravindra kalla

Guest
Salut, j'ai le code d'une architecture de verilog.I voulez exécuter cette architecture 256 fois, comment puis-je faire this.If je mets sont toujours toute boucle alors je ne peux pas appeler architecture intérieure this.SO s'il vous plaît dites-moi comment je peux exécuter l'architecture 256 fois. il est très urgent pour moi.
 
Désolé, les pièces de votre question sont inintelligibles. S'il vous plaît réécrire. Exécuter une architecture? Voulez-vous 256 exemplaires de la même logique, de sorte qu'ils s'exécutent en parallèle? Deux manière commune de faire cela: utiliser une boucle "for", ou utilisez un «générer» bloc (disponible en Verilog 2001). Avez-vous envie de faire une opération 256 fois de suite? Vous pouvez utiliser un compteur qui déclenche votre opération 256 fois. Si vous nous en dire un simple exemple de ce que vous voulez accomplir, peut-être quelqu'un peut vous aider à mieux.
 
Oui, je veux pour déclencher l'architecture 256 fois afin que certaines opérations peuvent effectuer sequentialy. S'il vous plaît réponse bientôt
 
Etes-vous écrire une description comportementale? Si oui, ce que jamais vous faites est correct. Si vous concevez un circuit, ... ... ... La première chose que vous devez faire est de le décrire en ANGLAIS.
 
Je n'ai toujours pas bien comprendre votre question, mais peut-être cet exemple simple va vous aider. L'impulsion de "départ" d'entrée commence une séquence de 256 «déclencheur» des impulsions. Chaque «élément déclencheur» d'impulsion commence une séquence de trois "out" des impulsions.
Code:
 haut module (clk, démarrer, out); entrée CLK, commencer; reg [11:00] count = 0; reg déclenchent = 0; reg [04:00] sr = 0; sortie reg out = 0; toujours @ (posedge CLK) begin / / Lorsque "start" impulsion reçue, générer 256 «déclencheur» des impulsions de comptage
 
Salut, j'ai le code d'une architecture de verilog.I voulez exécuter cette architecture 256 fois, comment puis-je faire this.If je mets sont toujours toute boucle alors je ne peux pas appeler architecture intérieure this.SO s'il vous plaît dites-moi comment je peux exécuter l'architecture 256 fois. il est très urgent pour moi.
 
Désolé, les pièces de votre question sont inintelligibles. S'il vous plaît réécrire. Exécuter une architecture? Voulez-vous 256 exemplaires de la même logique, de sorte qu'ils s'exécutent en parallèle? Deux manière commune de faire cela: utiliser une boucle "for", ou utilisez un «générer» bloc (disponible en Verilog 2001). Avez-vous envie de faire une opération 256 fois de suite? Vous pouvez utiliser un compteur qui déclenche votre opération 256 fois. Si vous nous en dire un simple exemple de ce que vous voulez accomplir, peut-être quelqu'un peut vous aider à mieux.
 
Oui, je veux pour déclencher l'architecture 256 fois afin que certaines opérations peuvent effectuer sequentialy. S'il vous plaît réponse bientôt
 
Etes-vous écrire une description comportementale? Si oui, ce que jamais vous faites est correct. Si vous concevez un circuit, ... ... ... La première chose que vous devez faire est de le décrire en ANGLAIS.
 
Je n'ai toujours pas bien comprendre votre question, mais peut-être cet exemple simple va vous aider. L'impulsion de "départ" d'entrée commence une séquence de 256 «déclencheur» des impulsions. Chaque «élément déclencheur» d'impulsion commence une séquence de trois "out" des impulsions.
Code:
 haut module (clk, démarrer, out); entrée CLK, commencer; reg [11:00] count = 0; reg déclenchent = 0; reg [04:00] sr = 0; sortie reg out = 0; toujours @ (posedge CLK) begin / / Lorsque "start" impulsion reçue, générer 256 «déclencheur» des impulsions de comptage
 

Welcome to EDABoard.com

Sponsor

Back
Top