Comment puis-je graver un CPLD avec un noyau?

7

7rots51

Guest
Bonjour

J'ai l'HDLC IP Core de 0penc0res.org et je veux graver dans un @ ltera cpld.I ne suis pas familier avec verilog et je suis nouveau à ce problème,
S'il vous plaît, aidez-moi, et de dire comment je peux faire cela.

Je veux construire un contrôleur HDLC avec la propriété intellectuelle de base dans un ltera @ CPLD (m (at) x7000).

Merci pour votre aide.

 
Êtes-vous de configuration (le programme), le CPLD ou autres?

 
Z85c30 je recommande pour votre modèle.

Il est populaire.

Vous pouvez acheter facilement.

 
généralement de base est fournie en tant que fichier source (VHDL ou Verilog).

La première chose que vous avez à faire est de "rassembler" le projet avec le développement de logiciels.

Notez
qu'il est très probable que vous ayez à modifier la base en fonction de la conception à la condition de votre appareil.

Ensuite, vous devez télécharger le fichier JTAG à l'appareil avec le programmateur.

Observe.

 
Je veux le programme compilé HDLC IP c0re (en VHDL) dans un ltera @ CPLD (comme M (at) x7000 series).

Qu'est-ce que les logiciels et les programmeurs-je besoin?Est-ce que ma façon de le faire corriger? (Je veux seulement utiliser HDLC de base sans changement de base).

 
Soft - Max PLUS II - libre de
https: / / www. ltera.com/support/software/download/altera_design/mp2_baseline/dnl-baseline.jsp @
Programmer - ByteBlaster
http://www. ltera.com @ / littérature / ds / ds_byteblasterII.pdf

 
Où puis-je trouver de l'sch byte bl (at) ster?
Cette version gratuite de M (at) xplus ne prend pas en charge le langage VHDL sources.
?

 

Welcome to EDABoard.com

Sponsor

Back
Top