comment utiliser efficacement les composants Xilinx

E

EDA_hg81

Guest
FPGA Xilinx fournit beaucoup d'éléments tels que l'additionneur et le comparateur.

Par exemple, faut-il concevoir les composants (tels que la conception Wallace-additionneur arbre) ou de Xilinx ISE va construire automatiquement pour réduire la propagation de retard?

Par ailleurs, comment se référer à ces éléments dans le programme, qui sont visés plutôt que instancié.

Merci.<img src="http://www.edaboard.com/images/smiles/icon_neutral.gif" alt="Neutre" border="0" />
 
Trojan Zeus, dobrze znany z ataków skierowanych na użytkowników komputerów w celu defraudacji dokonywanych przez nich operacji bankowych, rozprzestrzenia się teraz za pośrednictwem telefonów komórkowych. Nowa wersja trojana została nazwana &lt;i&gt;Zitmo&lt;/i&gt; lub &lt;i&gt;Zeus In The Mobile&lt;/i&gt; - informuje Fortinet, firma specjalizująca się w zintegrowanych systemach zarządzania zagrożeniami.

Read more...
 
Vous avez deux options.Si la vitesse
n'est pas super critique et la FPGA
n'est pas trop encombré, puis il suffit d'écrire les fonctions, soit en VHDL ou Verilog.Si cela ne fonctionne pas pour vous,
de nombreuses fonctions pré-définies dans le CoreGenerator.Le est un outil installé dans le menu outils, qui vous permet d'utiliser un assistant pour créer des modules qui exécutent les tâches dont vous avez besoin.
En tout dernier recours, vous pouvez placer la LUT et flops dans une forme schématique et avoir un contrôle total sur le placement.
Les outils sont très bien maintenant, pour que l'utilisation chaque fois que vous pouvez HDL.L'outil permet d'optimiser la conception et de réduire la logique un peu.

---- Steve

 

Welcome to EDABoard.com

Sponsor

Back
Top