conception à faible puissance

J

jcpu

Guest
Quelqu'un at jamais fait la conception digitsl avec la cellule de bibliothèque 0.5V
ou est-il un moyen de faire 1V bibliothèque de cellules de travailler à la DMV = 0,5

 
Vous ne pouvez pas faire fonctionner un transistor de silicium avec une volts 0,5.

Les propriétés de semi-conducteurs de silicium dicter un minimum théorique de 0,7 V sur la jonction polarisée en inverse.Ainsi, la limite inférieure pratique sur la tension d'alimentation est d'environ 0,9 V [vous avez encore besoin de quelques chutes de tension au-dessus des 0.7V.Vous ne pouvez pas aller plus mal que cela.Ajouté après 2 minutes:... Et une autre chose:

Vous avez parlé de faible puissance dans la ligne objet.Il est vrai que pour les concepteurs des décennies ont été en mesure de réduire la consommation électrique de leurs puces en migrant vers des tensions plus faibles de façon constante.Mais nous avons atteint la tension d'alimentation minimum possible maintenant, et c'est pourquoi il ya beaucoup d'intérêt si des économies d'énergie d'autres techniques comme clock gating et ouverture de porte de puissance.

 

Welcome to EDABoard.com

Sponsor

Back
Top