Conception std bibliothèque de cellules

K

kpsai26779

Guest
Salut les gens, quelqu'un peut-il me fournir des lignes directrices générales concernant la conception et les pdfs bibliothèque standard de cellule
 
Vous pouvez d'abord lire sur les circuits de base et la façon de les construire en utilisant des circuits CMOS. "Circuits intégrés numériques: une perspective de conception" par Rabaey couvre cette partie dans une très bonne façon et illustrative. Vous feriez habituellement besoin NANDs, PADN, RUP, NORS avec un nombre différent d'entrées, PAS, MUX, Semi-additionneurs, additionneurs complets, les verrous, les registres, XOR, XNORs. Après avoir terminé les circuits, commencer à effectuer la mise en page. Chaque cellule doit avoir un rail Vdd à sa partie supérieure et un rail de terre dans sa partie inférieure. Toutes les cellules doivent avoir une hauteur constante pour faciliter leur assemblage dans les blocs de niveau supérieur. Essayez de minimiser l'utilisation de métaux plus élevés et l'utilisation extensive poly (si ce retard n'est pas un problème) pour enregistrer des métaux plus élevé pour routing.Also plus haut niveau, essayez d'utiliser la même puits N pour toutes PMOS pour une même cellule. Passez la RDC et LVS pour chaque cellule. Bonne chance car cela prend généralement du temps.
 
Salut ieropsaltic, Pouvez-vous me dire quand la caractérisation et validation Bibliothèque Voir entrera en photo? ..
 
HI, je pense que vous pouvez voir les fichiers PDF suivants peuvent vous aider beaucoup
 

Welcome to EDABoard.com

Sponsor

Back
Top