configuration de spartiate

A

amin

Guest
bonjour
J'ai problème de configuration de spartiate XCS10PC84 avec jtag et le fondement 3.3ISE.
Je INIT déroulant en tension, puis d'utiliser jtag programmateur programmer appareil.
mais après le programme de massage est effectué, FAIT broches restent faibles.
J'ai lu beaucoup de documents dans Xilinx site de soutien, mais cann't résoudre ce problème.
Une idée,
s'il vous plaît
 
Je parle ici de la mémoire ...

Il me semble que
j'ai eu à modifier certaines propriétés du BIT dans la création de fichier en vue de programmer l'appareil via JTAG.Le BIT fichier jtag de programmation est différente de celle du BIT pour le chargement des fichiers de configuration PROM.

J'ai choisi d'éviter les tracas et simplement le programme 18CV512 PROM de configuration à chaque fois que je apporter un changement.Je
n'ai pas programmé le XCS40 dans ce design directement via jtag depuis le début de matériel de débogage.

Aussi,
voir les réponses de base de données Xilinx.

I hope this helps.
 
merci pour la réponse
J'ai lu dans la réponse record jtag de programmation pour que je devrais changer l'option de démarrage de l'horloge dans Bitgen options et mettre à la JTAG horloge plutôt que de CCLK (qui est utilisé pour le maître / esclave modes de configuration).
mais les options sont CCLK utilisateur et une horloge.
Quel est le problème?

 

Welcome to EDABoard.com

Sponsor

Back
Top