Current-Control Oscillator problème

A

adscrz

Guest
Actuel-Control Oscillator problème

Je suis la conception d'un oscillateur-Control actuel.
Mais il ne peut pas travailler dans HSPICE,
quand j'ai mis la valeur initiale de N1, N2 dans HSPICE:
. V IC (n1) = V VCC (n2) = 0

alors il peut travailler.
Sans la valeur initiale, il ne peut pas travailler.
Je trouve aussi la raison pour laquelle il ne peut pas travailler avec HSPICE:
sans que la valeur initiale, le n1 = n2 = 1 (élevé)
puis la sortie de la A24 ou A25 sera faible (une autre sera
être élevés).
Donc, si A24 sortie 0 (faible), C1 été chargé par M4,
A25 doit être la sortie 1, C2 été libéré par M7.

Mais dans HSPICE, si A24 sortie 0 (faible), C1 ne peuvent pas facturer plus de Vref,
de sorte que le n1 toujours garder élevé, et l'oscillateur ne peut pas travailler.
Bien que je trouve la raison, mais je ne sais pas pourquoi il heureux,
Le logiciel de simulation (HSPICE) problème ou de la
problème de circuit?
Puis-je besoin d'un circuit de démarrage-up?

BTW: Quand il travailler avec la valeur initiale,
C1, C2 charge actuelle est: 176uA
déchargée actuelle est: 13.1uA
Fréquence = 6.17M
Vdd = 3,3 V = 1,25 V Vref<img src="http://www.edacn.net/non-cgi/usr/26/26_1624.gif" border="0" alt="Current-Control Oscillator problem" title="Actuel-Control Oscillator problème"/>
 
1.in mon avis, si tu veux la oscaillator commencer oscallte, la phase de Dealy après la boucle de retour doit être de 180 °, et> Gain = 1.habituellement dans oscillateur en anneau, d'étapes, (180 °) est utilisé.si même stade (360 °) est utilisé, u devrait prendre plus de soin dans le retard de phase, après la boucle arrière.
2.in cas ur, 8 niveaux est utilisé.
et il existe un état stable lorsque n1 = n2 = 0,
cause dans ce cas, la sortie de la A13 et A14 est de 1 ===> sortie A24 & A25 ya 0
===> C1top & C2top sont élevés Vref ===>> n1 = n2 = 0.
3.peut-être insérer un inverseur de phase de la formule 9
4.dans la simulation, nous avons l'habitude sauter condition initiale, en utilisant des rampes VCC, essayez ceci.
5.À la plupart du temps, un simulateur est généralement droit si u lui fournir un modèle correct, et le stimulus d'entrée.

 
modification de l'A13 et l'A14 pour une plus structre mieux.
ajoutée tels que les tirer vers le haut pour les Res état initial

 
Si la CVMO est simulé seulement, je pense que vous pouvez ajouter l'état initial.Lorsque vous vous connectez avec d'autres OSC.peut-être l'état initial n'est pas nécessaire et peut osc travail.

 

Welcome to EDABoard.com

Sponsor

Back
Top