Debug fonctionnement de la configuration de RAM, mais Flash Debug pas (IRA)

K

kender

Guest
Re: Debug fonctionnement de la configuration de RAM, mais Flash Debug configuration donne message d'erreur (IAR Embedded Workbench, LPC2368)

Chers collègues,

J'ai un projet qui fonctionne très bien dans la mémoire RAM configuration Debug par J-Link.J'ai changé de Flash Debug configuration, recompilé avec succès.Lorsque je lance la session de débogage, j'ai des erreurs:

Citation:

Ven. 4 décembre 14:21:08 2009: Erreur dans C: \ Program Files \ IAR Systems \ Embedded Workbench 5.0 Kickstart \ ARM \ config \ flashloader \ NXP \ FlashNXPLPC512k2.mac à la ligne 13, 20 col: erreur d'opération.

Ven. 4 décembre 14:21:08 2009: Erreur lors de l'appel execUserFlashInit macro

Ven. 4 décembre 14:21:12 2009: Erreur fatale: erreur de mémoire Donnez votre @ adresse 0xE01FC10C, accès par mot: timeout horloge adaptative.

JTAG Timeout lors de synchronisation adaptative: RTCK n'a pas répondu.
 
SalutDans le menu de changement de configuration du débogueur ADAPTATIVE horloge sur AUTO

OPTION->> JTAG JLINK SPEED - AUTO>

Également modifier le fichier FLASH linkerTous les meilleurs

Bobi
Le spécialiste de microcontrôleur
 
Salut les gens ..
quelqu'un peut-il me donner une idée comment écrire routine d'interruption de l'IRA pour ARM ...J'ai utilisé KEIL où UO-code d'initialisation INIT vecteurs d'interruption et il est facile d'écrire la fonction d'interruption ..

S'il vous plaît me faire une idée ou envoyez-moi un peu de code avec les interruptions de svijayelex (at) gmail.com

 
Salut Bobi,

bobcat1 a écrit:

Dans le changement de menu de configuration du débogueur ADAPTATIVE horloge sur AUTO

Options-> JTAG JLINK-> SPEED - AUTO>

Également modifier le fichier FLASH linker
 

Welcome to EDABoard.com

Sponsor

Back
Top