Différence entre la simulation et des résultats des tests de delayline?

E

ericzhang

Guest
Dans ma conception, un delayline est conçu comme une chaîne avec inverseur programmable
charge de la PAC MOS.

La charge de la PAC est NMOS: la grille est reliée à l'horloge, en vrac est relié à la terre,
drain et la source est sous tension entre le sol et la DMV.

Maintenant, le résultat du test à puce indique le délai est plus petit que ce que montre la simulation.
Le design est le UMC technologie 0,13.

Deux questions:
1.Is le modèle UMC pas précis dans certaines conditions?
2.Can-je obtenir des résultats plus correcte par le modèle de varactor utiliser?

Merci!

 

Welcome to EDABoard.com

Sponsor

Back
Top