Digital Filter Implementation Aide Plz.

M

Mirzaaur

Guest
Salut à tous,
J'ai besoin de mettre en œuvre FIR Filter pour une longue queue d'une impulsion.Je peux le faire avec le filtre de l'électronique mais trational conception et la mise en Verilog est un peu déroutant de voir le point de départ.

bon exemple ou tout site Web qui peuvent me guider sur le design et la mise en œuvre processus pour le sapin pour les FPGA.

merci

 
Zotac w dniu dzisiejszym zaprezentował nową płytę główną Fusion-ITX WiFi serii A, która stanowi połączenie grafiki AMD Radeon HD w elastycznym rozmiarze typu mi...

Read more...
 
l'utilisation de MATLAB 7 outil de conception de filtre.il a aussi l'option de générer du code Verilog.aussi compositeur de code pour Xilinx ISE

 
utiliser MATLAB pour les coefficients
alors vous pouvez faire un dessin ou modèle structurel pour le filtre qui aurait:
retard de l'unité (ce qui prendrait les intrants de l'ADC)
Unité de ROM pour les coefficients
multiplicateur
Accumulateur
-buffer
-FSM qui permettraient de contrôler le déplacement des intrants et leur multiplication avec les coefficients et le tampon de sortie et la lutte contre l'accumulation et de toute l'opération de l'ADC afin d'être toujours invité quand il finit de conversion

 

Welcome to EDABoard.com

Sponsor

Back
Top