dynamique> partielle et la reconfiguration

D

Deepa

Guest
Quelle est la différence entre partielle et la reconfiguration dynamique?

 
Dynamique signifie le temps d'exécution, tandis que le système est opérationnel.
Partielle: une partie des ressources résidents sont reprogrammés alors que les zones d'autres systèmes ne sont pas altérées.

 
alors avec SRAM FPGA, il est toute la reconfiguration dynamique ou ai-je mal compris???

 
Voici quelques simples / systèmes de classification de base:
* Temps de configuration un (e.. G. utilisant des technologies antifusible)! = Reconfiguration (par exemple, en utilisant des cellules SRAM ou mémoire flash)
* Puce reconfiguration complète! = Reconfiguration partielle (certaines régions de la matrice de la logique sont sélectivement reconfigurable)
* Statique (une seule configuration est utilisée) reconfiguration! = Ou run-time reconfiguration dynamique (plusieurs configurations peuvent être téléchargés un après l'autre pendant la durée d'application)

En général, dynamiquement reconfigurable (aussi appelé run-time reconfigurable) FPGA sont à base de SRAM en raison de leur accès à la configuration de la mémoire rapide (lecture / écriture).

Exemples de FPGA disponible dans le commerce que le soutien à la fois partielle et run-time reconfiguration sont Xilinx Virtex et Spartan série (y compris les plus récents) et Atmel AT40K/AT94K (FPSLIC).

 
Ohh a écrit:Exemples de FPGA disponible dans le commerce que le soutien à la fois partielle et run-time reconfiguration sont Xilinx Virtex et Spartan série (y compris les plus récents) et Atmel AT40K/AT94K (FPSLIC).
 

Welcome to EDABoard.com

Sponsor

Back
Top