Fref de modulateur delta-sigma à PLL

B

bob_lv

Guest
Un modulateur 3-MASH ordre dans PLL à N fractionnaire, chaque étape utilisant un accumulateur 20-bit. Combien de temps peut-il travailler? Et généralement quelle fréquence faut-il travailler à? Merci!
 
il fonctionne à la fréquence de référence PLL, qui est d'environ quelques MHz
 
Merci! Je sais que la Fref PLL est la fréquence cela fonctionne. (Le frequecny réel de travail devrait être la fréquence VCO divisée, non?) Je veux savoir si mon Fref est d'environ 20 MHz, at-elle besoin additionneur spécial? Ou additionneur normal peut l'atteindre? Et que diriez-vous du 4e ordre MASH?
 
Comment puis-je réaliser un accumulateur 20 bits via la fonction matlab pour être utilisé dans Simulink pour simuler la purée 111
 

Welcome to EDABoard.com

Sponsor

Back
Top