[help] Quel est le problème avec ce circuit?

8

8k-rom

Guest
Dans ce circuit, je veux obtenir Y = 0 lorsque IN = 1 & clk = 1.
CLK est une impulsion avec PW = 20ns,
Au début, signal d'entrée sont bas (IN = 0), et Y = 1, donc hors M1 M2, M3 ~ sur M6.
Lorsque le signal DANS convertir en haute (1), et Y = 0, donc sur M1 M2, M3 ~ M6 off.Dans ce cas, et CLK a été débranché, et les bornes d'entrée de la NAND sont élevés, si Y = 0.Mais après simulation par HSPICE, le résultat n'est pas parfait à tous ..
Je ne sais pas pourquoi?Qui peut me donner quelques conseils??
Désolé, mais vous devez vous loguer pour voir cette pièce jointe

 
Lorsque Y est élevé, tous les switchs sont ouvertes.CLK IN et ne peuvent pas être transférés par la substitution.Donc, l'état du circuit est verrouillé.

 
red_boy a écrit:

Lorsque Y est élevé, tous les switchs sont ouvertes.
CLK IN et ne peuvent pas être transférés par la substitution.
Donc, l'état du circuit est verrouillé.
 
Quote:

Dans ce cas, et CLK a été débranché, et les bornes d'entrée de la NAND sont élevés, si Y = 0.
 
ODM a écrit:Quote:

Dans ce cas, et CLK a été débranché, et les bornes d'entrée de la NAND sont élevés, si Y = 0.
 

Welcome to EDABoard.com

Sponsor

Back
Top