horloge dans FPGA

E

entre

Guest
Salut
im spartiate Xilinx FPGA en utilisant 3 pour mon application j'ai besoin de générer des 1000MHz cette horloge peut soutenir cette FPGA ou non?
et aussi me dire que la façon dont nous décidons FPGA t tha du travail pour que l'horloge.
ce cahier des charges que nous avons de voir /
merci

 
Salut
l'un me donner le sugession sur ce que sont les FPGA que support 1 Gbit / s de données des taux que je recherche dans le site Web de Xilinx, mais im confondu avec les différentes familles et il im obtenir la fiche de données de même encore et encore un me dire que les numéros de FPGA satisfait mon spec que 1 Gbits / s ang horloge aussi
merci

 
Salut,
Vous ne peut pas atteindre une fréquence d'horloge GHz avec un FPGA disponible!Si vous avez besoin de données 1 Gbits / s taux, vous devez envoyer vos données en parallèle.Par exemple, un-peu large bus 10 de travail dans 100 MHz d'horloge.

 
Est-il possible de générer 500MHz horloge interne de Vertex 4 à l'aide de DCM, où la fréquence d'horloge d'entrée est 50MHz?J'ai essayé la même chose, mais DCM ne permet pas plus de 350MHz horloge de sortie.Comment puis-je y parvenir?Y at-il une méthodologie d'horloge différentes?

Quelle est la stratégie de synchronisation pour la mise en œuvre à grande vitesse PCI-e ou la vitesse du bus de haut autres Vertex 4?Vertex 4 a transreceivers RocketIO qui peut supporter jusqu'à 1 Gbit / s débit de données.Est-ce s'exécute sur 1GHz horloge?

Je suis un peu confus au sujet de la fréquence d'horloge élevée de Vertex 4!

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Pleure ou très triste" border="0" />
 
Si vous voulez 1Gbps de données série, vous devrez utiliser le Rocket-IO SerDes présents dans les appareils de la famille Virtex.Avec la série Spartan existants, vous ne serez pas en mesure de Schieve taux Gbps.

 

Welcome to EDABoard.com

Sponsor

Back
Top