installation d'essai pour INL, DNL, SNDR, FFT ...

P

pnanda65675

Guest
im abt pas sûr de ce banc d'essai (CCT) pour les tests de performance tels pipeline ADC INL, DNL, SNDR & FFT en utilisant Cadence.Est-ce que
quelqu'un a quelque Testbench cct de ces mesures de performance?i KNW il doit être fait dans le passage ..mais sur la manière dont les signaux d'essai?

 
Mais il ya autant d'componet, pas de décalage de ces Opamp et de comparaison, résistance de décalage, cette méthode est des résultats de simulation de répondre à la performance réelle reqirements?

 
Je ne suis pas clair sur la question .... est conçu ADC / DAC est en Verilog A (ou quelque chose comme ça) et ne concerne que les mathématiques?... ou véritable deivces avec leurs modèles? premier ... si ... alors évidemment, il va montrer les valeurs théoriques (au moins très proche) ... si elle est faite avec de vrais dispositifs de ... ... et pas corce vous obtiendrez quelques variantions ......

si vous êtes inquiet au sujet du processus de variation (pour le deuxième cas) ... alors vous pouvez exécuter le pire des cas (CMS) / bcs modèle ou de fichiers .... FF / SS
etc ...... coin par coin analyse vous permet de gérer avec le décalage absolu appareil .... mais ... vrai que son dispositif de décalage (relative) est très difficile à obtenir au niveau de simulation ....
j'ai entendu des gens pour aller de simulation de Monte Carlo pour la même .. . mais sa très longue ... donc relative inadéquation appareil (qui est très faible) est pris en charge au niveau de la conception puis la mise en page .. niveau ... le reste de contribuer à un mauvais rendement ...Ajouté après 35 secondes:btw ... qu'est-ce que cela signifie par vpwl ....

 
hey Nanda,

Le test de configuration pour ADC est après avoir fabriqué la puce, alors vous mesurer les performances d'INL.DNL,
etc Avant de fabriquer la puce c'est-à-dire en phase de conception, vous devriez être en mesure d'obtenir une certaine valeur pour les paramètres de simulation au niveau du système en fonction de votre premier produit / système de spécification de conception.Ce qui se fait habituellement en utilisant MatLab ou Verilog-a ainsi quand vous enfin fini et la bande que vous pouvez comparer les résultats et de l'idéal de vrais résultats.

KY Tan

 

Welcome to EDABoard.com

Sponsor

Back
Top