Java Optimised Processor

T

Tan

Guest
Salut,
Je fais un projet qui prévoit l'interfaçage avec JOP I2S via Wishbone.input et la sortie de triangle est parallèle (32 bits).
En JOP la production provient de deux façons
1.via UART. (Production de série)
2.via mémoire externe. (Sortie parallèle)
Je suis donc d'opter la seconde le connecter à une clavicule.
maintenant le problème est que je ensemble du code téléchargé à partir de JOP opencoes.org, et contrôlés sur kit Xilinx. (code VHDL).
J'ai écrit un code d'interface à l'interface wishbone et jop.I suis incapable d'instancier le composant de JOP qui produisent la sortie parallèle au code de l'interface.Son montrant errors.can quiconque ayant des connaissances sur JOP s'il vous plaît expliquez moi ce qu'il faut faire.
Je me dis ce que could'nt rama_ncs, rama_nlb, rama_nub, ramb_ncs, ramb_nlb, ramb_nub.ram_noe, .. ram_nwe et comment connecter cette interface à l'..
attendent avec impatience pour une solution.
Tan

 
La version la plus récente de JOP est h ** p: / / www.jopdesign.com et OpenCores pas.

the_penetratorŠ

 
Bonjour,
Je suis même allé à travers cette site.please effacer mon doute sur le code.Ajouté après 3 heures 40 minutes:Salut les amis,
Je veux me connecter à Jop wishbone.This peut être fait par la conception d'un bloc qui se connecte JOP et wishbone.But la sortie de JOP est d'avoir un bus d'adresse de 18 bits et Wishbone bus d'entrée d'adresses est 8bit.And comme je l'ai mentionné dans le ci-dessus je suis incapable de poste pour obtenir des informations sur la suggestion de signals.Any ci-dessus est appriciated.
d'attente pour la solution
à la vôtre
Tan.

 

Welcome to EDABoard.com

Sponsor

Back
Top