Je veux décalage de phase de la production DDS fonction de l'alimentation

R

r_a_c_a_4_u

Guest
Je m en utilisant un (DDS bloc Xilinx) et je suis gettin une onde sinusoïdale avec une période d'échantillonnage de 0,001
j'ai fait l'option incrément de phase dans le paramètre bloquer comme registre et obtenir des données im deux nouveaux ports »et« nous »

...Alors maintenant, je besoin de savoir comment devrais-je obtenir une augmentation de phase de radians pi ... Quel devrait être le type de données d'entrée à la «data'pin de DDS?

 
Xilinx propose au moins deux noyaux DDS.Lequel utilisez-vous?

Les valeurs de phase entrée de données vont de 0 à près de 2 radians pi *.Par exemple, si vos données est de 16 bits de large, alors les valeurs de 0 à 65536 représenter de 0 à 2 Pi radians *.Vous seriez d'entrée de 32768 à obtenir radians pi.

 

Welcome to EDABoard.com

Sponsor

Back
Top