JTAG de programmation de CPE config souvenirs

D

Davorin

Guest
Quelqu'un a acopy note d'une demande de @ ltera décrivant comment programmer CPE série config souvenirs par le biais de JTAG via Cyclone FPGA?

 
<img src="http://gallery.dpcdn.pl/imgc/News/56757/g_-_550x412_-_s_56757x20140726140008_0.jpg" alt="image" />
VLC (VideoLAN Client) to niezmiernie popularny, multiplatformowy i bezpłatny odtwarzacz, umożliwiający oglądanie filmów i słuchanie muzyki w najróżniejszych formatach. Najnowsze doniesienia, bezpośrednio z Twittera autora aplikacji, wskazują, iż w sierpniu użytkownicy Windows Phone będą mogli cieszyć się pierwszą wersją odtwarzacza VLC na mobilne okienka.




VLC ma zostać udostępnione w...<img src="http://feeds.feedburner.com/~r/dobreprogramy/Aktualnosci/~4/qZl4wrANOEk" height="1" width="1"/>

Read more...
 
Davorin a écrit:

Quelqu'un a acopy note d'une demande de @ ltera décrivant comment programmer CPE série config souvenirs par le biais de JTAG via Cyclone FPGA?
 
Ehhmm .. je voulais dire ce que
j'ai dit (o;

Seuls connexion JTAG de FPGA Cyclone ... et programmes de CPE ...

 
> Comment programmer CPE série config souvenirs par le biais de JTAG via Cyclone FPGA?

La méthode
n'existe pas.
Voir Figre 5-25 cyc_c51013.pdf.

 
Il existe!
Ne pas dire quelque chose que vous ne savez pas sûr (o;Il suffit de demander votre @ ltera FAE pour l'Serialflash chargeur. SOF fichiers ...

 
La configuration de bus CPE a été indépendante de la chaîne de JTAG Cyclon.
Et, le contrôle de la configuration de bus pour les CPE ne peuvent pas être effectués à partir d'une chaîne JTAG.

Ou, en utilisant CPE configurer via JTAG boundary-scan?

Habituellement, CPE est configuré en utilisant ByteBlaster2.

 
Les dispositifs de CPE peut être consultée par le biais de l'accès à JTAG Cyclone registres internes ... il ya aussi le CPE dans le nouveau driver NIOSII kit permettant au processeur de base en lecture / écriture à la mémoire de CPE, ainsi ...Voici quelque chose que
j'ai trouvé:

hxxp: / / www.fpga.ch / samples_jtag.php

 
Si vous avez SPOC Builder,
s'il vous plaît la construction de la composition des NIOS ASMI.
La réponse à laquelle vous posez est généré dans le fichier! (Version d'évaluation peut-elle.)

Cette question est devenue une de vos stimulus bon pour moi.
Je suis reconnaissant à vous!
Dernière édition par motopiza le 29 août 2004 23:11, édité 1 fois au total

 
nous avons un moyen de ce programme en utilisant une conception NIOS.Nous jtag en charge une conception de la puce avec un port série et un processeur, nous avons ensuite utiliser le pc pour envoyer le fichier (on générer un fichier. SPR qu fichier à l'aide de (at) postes locaux.) De la puce.Si vous avez utilisé le jtag debug port port série au lieu de cela travailler.Vous mai besoin d'un pilote de JTAG pour votre propre logiciel, de programmer plus de ce port.

 
Notes d'application
AN 379: Active Serial Memory Controller Interface Design de référence (version 1.0, mars 2005, 190 KB)

h ** p: / / www. ltera.com @ / littérature / lit-cyc.jsp

 
App.

.

note 370: Utilisation de la série À l'FlashLoader qu (at) RTU II Software.Programmation CPE avec JTAG ...

http://www. ltera.com/literature/an/an370.pdf @

 

Welcome to EDABoard.com

Sponsor

Back
Top