Layout> de la puissance de commutation NMOS et PMOS

G

gevy

Guest
1.Qu'est-ce que règles de disposition pour la conception de puissance de commutation des transistors NMOS et PMOS sur la puce, si les courants sont plus de un ampère?

2.Qu'est-ce que le bruit des méthodes d'isolement du circuit de commande de transistors de puissance?

 
Salut

Alan Hastings se rapportent.Une compréhension claire peut être fait.
NMOS a surtout des considérations plus.

1.Une technique d'isolation est de placer les powerMos loin de base.
2.des tranchées profondes sont utilisées

en ce qui concerne

 
gevy a écrit:

1.
Qu'est-ce que règles de disposition pour la conception de puissance de commutation des transistors NMOS et PMOS sur la puce, si les courants sont plus de un ampère?2.
Qu'est-ce que le bruit des méthodes d'isolement du circuit de commande de transistors de puissance?
 
l'utilisation de dire Nwell profonde entourent la transistors avec le deepnwell comme un anneau.Cela peut être le meilleur moyen de réduire le bruit causé par le substrat des transistors de puissance élevée.

 
spécialement conçus pour la manutention MOS courants élevés comme «DMOS» sont soutenus par certains procédés.Nous pouvons utiliser cette dispositifs spéciaux si disponible

 

Welcome to EDABoard.com

Sponsor

Back
Top