LRU pires performances scénario

U

uditkumar1983

Guest
Salut amis,Qu'est-ce que le fonctionnement des séquences fait LRU (Cache politique de remplacement), comme les plus en
représentation.

OU

Dire en d'autres termes que pour la séquence qui aura pour politique de faire LRU, comme les plus ...

S'il vous plaît, aidez-moi ce ...

Merci & Regards,
Udit Kumar

 
Si la profondeur de la LRU est si petite que chaque page d'accès génère une erreur ou en d'autres termes, si l'accès de chaque page est une page
n'est pas déjà dans le primaire ordonnanceurs de mémoire, donc une faute de page est généré et la LRU doit être écrit à secondaire et de la nouvelle page écrite à l'enseignement primaire.

 
Salut,

Qu'est-ce que vous voulez dire par «ordonnanceurs primaire mémoire" est-elle la mémoire cache?

Pourquoi avons-nous besoin de le faire "LRU doit être écrit à l'enseignement secondaire" ..

Nous maintenons LRU information en collaboration avec la mémoire cache, et si il ya une manquez alors nous avons besoin d'accéder à des données de la mémoire secondaire et de données qui est dans le cache sera remplacé par de nouvelles données pour une seule transaction les données qui se passe ...

Pouvez-vous
s'il vous plaît développer ce
n'est deatils ..

Merci beaucoup pour moi ..

 
L'ordonnanceur gère une petite table dans le primaire (rapide ou cache) mémoire - RAM habituellement.Comme chaque page est chargé, le tableau est mis à jour avec les Pages d'adresse physique dans l'enseignement primaire de mémoire RAM et de l'ordonnanceur maintient l'ordre de la liste (LRU).

Quand on essaie de charger une nouvelle page qui ne figure pas dans le tableau, une faute de page sera généré.SI TOUS premier mémoire à la disposition de la table a été accordée (RAM), on doit écrire la page en cours à l'EFP secondaire (Virtual - généralement le disque dur), puis charger la page du secondaire au primaire.C'est deux
de l'accès virtuel à la vitesse d'accès plus lent, comme le voulait et les pages non désirées sont échangés dans et hors de la mémoire principale

Modern OS utiliser un peu sale et un Stealth écrire pour essayer d'éliminer l'un de ces écrit au moment d'une défaillance de page, mais il ne fonctionne pas toujours.

La plupart des CPU
est utilisé dans les ordinateurs ont des unités de gestion mémoire (MMU's) construit dans les OS pour aider la mise en œuvre de l'ordonnanceur.Intel a GDT "et LDT comme un exemple de base.

 

Welcome to EDABoard.com

Sponsor

Back
Top