LVS correspondants erreur

C

calliste

Guest
Salut tout le monde
J'utilise Diva de Cadence d'exécuter LVS.
Je reçois de nombreux dispositifs de filets et de décalage lors de l'exécution d'un LVS.Cela est dû au facteur M de transistor MOS, et aussi parce que je tire mon transistors MOS en utilisant multifingered Layout design.Je pensais LVS parallèles ne reconnaissent pas périphérique, mais
J'ai vérifié DivaLVS.rul fichier parallèle et simplification semble être fixé par permuteDevice déclaration.(permuteDevice parallèle "nfet ")......)
Ont tous été confrontés à ce problème et pourrait
m'aider à résoudre ce?

toute aide sera très appréciée grâce!

 
<a href="http://www.komputerswiat.pl/testy/programy/pakiety-biurowe/2010/07/office-2010-vs-office-2007---test-porownawczy-pakietow-biurowych-microsoftu.aspx"> <img align="left" src="http://www.komputerswiat.pl/media/1305180/ATestOffice-ZAJ.jpg" /></a> Przetestowaliśmy najnowszą edycję pakietu biurowego Microsoftu. Zobaczcie czy warto przesiąść się na Office 2010.<img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/c61d601/mf.gif' border='0'/><br/><br/><a href="http://da.feedsportal.com/r/77788621415/u/0/f/491281/c/32559/s/207738369/a2.htm"><img src="http://da.feedsportal.com/r/77788621415/u/0/f/491281/c/32559/s/207738369/a2.img" border="0"/></a>

Read more...
 
tout en prenant la multifingerd dans la conception et la mise en page ont raccordé tous ur sources, drains ensemble ?????

 
if u un message d'erreur en disant que LVS filets et des dispositifs de décalage puis cochez ur connexions correctement (pour les filets de décalage).
Are u travail dans VXL? Ur de travail si dans VXL u shud pas filets mismatch.
Vérifiez également avec ur appareil correctement les paramètres (appareil de décalage).

Vérifiez ont u ur portes connectés ensemble.

 
Si la mise en MOS anormale polygones (45degree à X ou Y, par exemple), le logiciel extrait de l'appareil avec des paramètres incorrects.Si les dispositifs à mutiple paramètre différent, ils ne pourraient pas être combinées ensemble.

 
Salut pourrait U
s'il vous plaît envoyez-moi DivaLVS.rul le fichier que vous avez utilisé (peut-être que
c'est mon fichier de règles qui est faux!)
thks!

 
a) ce que la technologie et il est PDK
b) ne pas utiliser m mais PMOS [1:10] syntaxe.
m ofet causes aussi des questions à des simulations - dépend PDK

 
il
est CMOSP18 TSMC PDK.Pourriez-vous expliquer plus PMOS [1:10] syntaxe.?

Merci

 
Avez-vous de vérifier la règle:
Code:
 (permuteDevice parallèle "nfet ")......) [code]
avec netlist?Le nom "nfet" devrait être la même dans le netlist.Si
c'est  «NMOS" dans netlist, alors vous devriez changer "nfet" à "NMOS".
Vous mai également vérifier si le schéma netlist notamment "m" paramètre.Il est défini dans CDF si m est netlisted ou non.
 
oui
j'ai vérifié, le fichier de règles permuteDEvice déclaration sont présents et c'est à la fois dans nfet netlist et DivaLVS.rul fichier.
m facteur est également présente dans le schéma netlist

 

Welcome to EDABoard.com

Sponsor

Back
Top