marge de phase> en] hlp [PLL

N

Nul

Guest
Bonjour tout le monde;
in the loop filter of PLL?

Quelle est la marge de phase

dans le filtre de la boucle du PLL?S'il vous plaît expliquer.

 
Si vous allez travailler avec PLL, vous avez vraiment besoin d'étudier la théorie du contrôle classique / systèmes linéaires.Mais fondamentalement, si vous avez un réseau de rétroaction avec l'avant (complexes) gain de G (s), et un gain de retour de H (s), le système en boucle fermée est gain G (s) / (1 GH (s) ).

(S est juste une façon élégante de dire la fréquence en radians / seconde, et se réfère à la fréquence de boucle de contrôle (CC-à-dire 1 MHz), mais pas la sortie micro-ondes de fréquence PLL!.)

Ainsi, à la fréquence où le maginitude de | GH | = 1, et l'angle de phase GH = 180 degrés, le gain du système est 1 / (1-1) = 1 / 0 = l'infini.soit instable.

MAIS, vous pouvez avoir une condition où | GH | = 1 et angle de phase GH ≠ 180, et le système peut être parfaitement stable.

Comment, près de 180 degrés dans la phase de votre système lorsque | GH | traverse l'unité, dans un système simple, détermine si le système est stable, instable, undershoot, les dépassements et les anneaux, etc

J'aime avoir 60 degrés de la marge de phase où je peux l'obtenir.

Dans votre PLL base, car il ya généralement deux intégrateurs (lui-même VCO et le filtre de la boucle), le gain est monotone décroissante avec une fréquence croissante, de sorte que le gain | GH (s) | traverse l'unité à une seule fréquence, dite ouverte » bande passante de boucle ", de sorte à une première commande, vous n'avez qu'à regarder à cette fréquence un point.

 

Welcome to EDABoard.com

Sponsor

Back
Top