Message CANbus détecter fpga

J

johnnyz86

Guest
Bonjour,

Je suis intéressé à l'aide d'un fpga pour détecter différents types de messages CANbus.À l'heure actuelle, je commence à peine détecter le message avec tous les signaux décodés en 0 et
de 1.Devrais-je écrire en VHDL?J'ai accès à SYNPLICITY DSP, qui peut utiliser SIMULINK dans matlab.

Je ne suis pas tout ce que l'expérience avec ce genre de choses, mais mon premier instinct a été une machine d'état.Puis j'ai pensé à un grand registre de comparer avec les données.

Toute aide est grandement appréciée!

 
Vous pouvez inclure une CAN-contrôleur dans le fpga.www.opencores.com.
Il utilise une interface de bus du processeur, mais il est possible de le modifier à vos propres besoins.

Rappelez-vous l'aide de CAN-bus, vous avez besoin de contacter BOSH pour les problèmes de licence.

 
merci pour le lien, semble être un super site.

J'espère que pour la compatibilité avec J1939, mais le cadre des formats
que j'ai vu souvent, ne comprennent pas les SRR et les IDE dans le cadre CAN2.0b étendu.Quel est-il?

 
Désolé pour ma réponse tardive.

Le coeur sur le site opencore est compatible avec le SJA1000 contrôleur.

Mais comme je l'ai dit, vous pouvez changer l'interface de bus, et la cession, si vous inscrivez vous avez une expérience de Verilog.

Stefaan

 

Welcome to EDABoard.com

Sponsor

Back
Top