numérique de correction d'erreur> en pipeline adc

M

manissri

Guest
Salut à tous,
Je suis desinging le bit 12 bit CDA 10msps 1,5 piplined.
dans laquelle la rectification d'erreur bloc numérique est utilisé pour convertir les 12 bits de 22bits.Je suis incapable de comprendre la mechanicm réel de ce bloc.actullly la correction d'erreur numérique est utilisée pour assouplir les comperator décalage utilisé dans la sous partie ADC.
si u ont des docs pdf r de comprendre le mécanisme de correction errro digiatal clearyfy plz, il ..
Je comprends que si il ya un / 2 LSB erreur de 1 à comprator puis l'erreur est de prendre soin par le bloc de correction d'erreur numérique.
Alors, comment cela se passe dans le bloc de correction d'erreur numérique
en ce qui concerne
Manish

 
pipeline utilisé le DEC pour confirmer la tension de sortie est juste ....

la plus critique est le bit MSB car U faut utiliser de nombreux regicters là ... Je suppose que 11 est nécessaire pour inscrire 12 bits MSB droit ....

Décembre, non seulement pour se détendre l'comaparator mais aussi comme un déclencheur pour indiquer la conversion est fini et la sortie est prêt ... sonnent comme méthode algorithme de recherche et sauvetage, mais dans la filière SE utiliser deux non-cumul horloge de façon à chaque cycle une moitié de conversion est fini ..... et cela va durer en permanence (après le temps de latence)
Désolé, mais vous avez besoin de connexion pour voir cette pièce jointe

 

Welcome to EDABoard.com

Sponsor

Back
Top