Pourquoi la consommation d'énergie des CMOS est faible?

S

sachinmaheshwari

Guest
pourquoi la consommation d'énergie des CMOS est faible ... je veux réponse appropriée .... n si u peut me dire schématiquement qu'il serait préférable pour moi de comprendre
 
Sauf logique CMOS, par exemple logique TTL, ou de la logique RTL, ou N-MOS logique, etc .. il ya une fuite de courant constant de PWR à la masse, dont le pouvoir «déchets». Cependant, dans la logique CMOS il n'ya pas de chemin pour le passage du courant à partir de PWR à la masse, à moins que N-MOS et P-MOS sont 'ON'. Cette happenes seulement alors que la porte CMOS est en «transition» c.-à-allant de 0to1 ou 1to0. Donc, tant que l'entrée de la porte CMOS est statique, il n'ya pas de courant de drain de PWR à la masse (à l'exception actuelle leakgae qui est très très petit). Donc, il n'ya pas de «déchets» du pouvoir. Ainsi CMOS est de faible puissance. Hope it helps. Kr, Avi http://www.vlsiip.com
 
thats une réponse parfaite .. essayez de lire certains sujets de CMOS VLSI Design de Weste HARRIS .... u le comprendrez en mieux ...
 
Salut sachinmaheshwari, Pour la consommation de puissance statique CMOS est très faible, ce qui peut être négligée et la consommation totale d'énergie est presque égale à la consommation d'énergie dynamique. Circuits CMOS ont haute impédance ip afin que le courant ip est presque nulle puissance donc moins est tenu de fournir à conduire la charge
 
ok quelqu'un peut-il dire comment calculer la dissipation de puissance et de temps de propagation de l'inverseur CMOS s'il vous plaît venez à elle avec des explications claires avec des expressions et des diagrammes grâce à l'avance
 

Welcome to EDABoard.com

Sponsor

Back
Top