Pourquoi ne fc diminue avec l'augmentation de R plus

C

chichi

Guest
Je suis la conception d'un amplificateur avec un ampli op, je suis en utilisant le seuil transistor MOS sous condensateur et de la rétroaction de générer une réduction de la fréquence de coupure basse de l'amplificateur, le FC sont proportionnels à 1/RC, je modifie à la tension de grille des transistors MOS, y MOS haute résistance est contrôlée, et le FC est en outre le contrôle, mais le problème est que l'arrêt de fc diminue avec l'augmentation de la résistance à environ 1 Hz, et une plus petite FC ne peuvent être atteints plus, quelqu'un peut-il répondre à cette question?

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Peut-être il ya des conductances minimum dans le
matrice, qui font de la MOS à canal à "contourner" à
plus élevé que celui en vigueur impédance "?Ne sait pas
si le DC "gmin" effet sur le point de fonctionnement, est réalisée
en avant dans l'analyse AC.Vous pouvez essayer d'augmenter
que (ou similaire en mode conductance de convergence) et
resimulate avec (par exemple) gmin = 1E-15 au lieu de l'habituel
1E-12.

Quelle est la chaîne sur la résistance à 1Hz?Pensée
avec 1pF PAC maquette et 1E12, c'est presque de la magie
nombre.

 
Chichi a écrit:

. I modifier la tension de grille de transistors MOS, y la forte résistance MOS est contrôlée, et le FC est en outre le contrôle.
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Je ne pensais pas trop profond en elle, mais je pense que votre réponse est juste, il m'aide dans ce Comprendre .. Merci

 

Welcome to EDABoard.com

Sponsor

Back
Top