Pourquoi Slew taux élevé

D

davyzhu

Guest
Bonjour,

Je suis confus sur ce sujet deux.Le taux d'oscillation est
la difinition dv / dt et la tension de sortie liées à la production actuelle et la charge de condensateurs.

Donc, je pense que lorsque vous avez besoin d'une grande lenteur (dv / dt), un grand courant de sortie (c'est-à-dire conduire de force) est nécessaire.

Mais pourquoi il ya un choix que de hauts et de bas taux d'oscillation du lecteur ainsi que la force (Il est un choix dans FPGA I / O)?Est-ce que le conflit dire?Merci!

Davy Zhu
Dernière édition par davyzhu le 01 novembre 2004 16:03, édité 1 fois au total

 
Le taux d'oscillation
n'est pas toujours définie par le noeud de sortie.Il est parfois défini par le noeud, par exemple, le noeud de sortie de la première étape d'un amplificateur à deux étages.

 
taux d'oscillation d'un ampli op ne dépend pas de la production ou dans les environs du circuit.il est à l'intérieur de l'ampli op.c'est-à-dire, l'ampli op doit facturer le condensateur interne et il est limité par le courant de polarisation de l'ampli op.c'est la vitesse à laquelle max ampli op de sortie peuvent changer.

afin que votre condensateur de sortie et la tension de sortie de la constante de temps de décider de la rampe et la hauteur de la rampe, et de taux d'oscillation de la Opamp décidera si la sortie sera tué ou non.

 

Welcome to EDABoard.com

Sponsor

Back
Top