D
davyzhu
Guest
Bonjour,
Je suis confus sur ce sujet deux.Le taux d'oscillation est
la difinition dv / dt et la tension de sortie liées à la production actuelle et la charge de condensateurs.
Donc, je pense que lorsque vous avez besoin d'une grande lenteur (dv / dt), un grand courant de sortie (c'est-à-dire conduire de force) est nécessaire.
Mais pourquoi il ya un choix que de hauts et de bas taux d'oscillation du lecteur ainsi que la force (Il est un choix dans FPGA I / O)?Est-ce que le conflit dire?Merci!
Davy Zhu
Dernière édition par davyzhu le 01 novembre 2004 16:03, édité 1 fois au total
Je suis confus sur ce sujet deux.Le taux d'oscillation est
la difinition dv / dt et la tension de sortie liées à la production actuelle et la charge de condensateurs.
Donc, je pense que lorsque vous avez besoin d'une grande lenteur (dv / dt), un grand courant de sortie (c'est-à-dire conduire de force) est nécessaire.
Mais pourquoi il ya un choix que de hauts et de bas taux d'oscillation du lecteur ainsi que la force (Il est un choix dans FPGA I / O)?Est-ce que le conflit dire?Merci!
Davy Zhu
Dernière édition par davyzhu le 01 novembre 2004 16:03, édité 1 fois au total