Problème dans la conception de la LNA à faible gain mode

B

bigworm

Guest
Salut,
quelqu'un peut-il fournir des suggestions sur le faible gain mode de LNA?
normalement, comment gagner le mode de travail-bas pour une linéarité élevée?
1) Conception configuration à deux, l'un pour un gain élevé, un autre pour un gain faible, et de basculer entre les
2) utiliser directement la même configuration avec un biais différent?
de quel côté est le meilleur?

en (1) l'état, pour une soruce commune LNA, sera le commutateur de dégrader la linéarité?

Merci beaucoup!

 
Je pense que le mode à faible gain, est le mode où le courant de polarisation est réduit et donc le gain,

Je pense que pour l'espace sur la puce, ils conçoivent un configuation unique et du contrôle de ses ggain

Khouly

 
Je pense que oui ...
mais parfois je trouve qu'il est difficile de baisser le gain suffisant car, même si la moitié du courant, le W MOS entrée à large continuera de fournir un gain de plusieurs dB.
J'ai conçu un LNA avec MOS entrée dans la région linéaire quand à faible gain.
Je ne sais pas si c'est faisable.Le gain varie avec le VDS

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="Triste" border="0" />
 
Certains fabricants nom émetteur-récepteur RF de faible gain mode quand ils contourner la LNA à l'aide d'un interrupteur (ce qui est faible gain du récepteur).
Dans ce mode, l'IP3 du récepteur est plus élevé que High Gain mode (quand la LNA est actif).

Il s'agit d'une topologie en commun WCDMA où le récepteur doit atteindre un niveau élevé plages dynamiques comparer à d'autres systèmes.

Utilisation d'un biais dynamique pour un LNA est un défi aux exigences IP3.

 

Welcome to EDABoard.com

Sponsor

Back
Top