Quels sont les FPGA de la famille prend en charge les composants TMR?

R

retard

Guest
Bonjour,

Quelle famille FPGA soutient Triple Modular Redundancy composants?Peut-TMR verrous, flops être instanciée directement à partir de la bibliothèque de technologie / primitive de l'appareil pris en charge et de son ensemble d'outils?En outre, quels sont les outils FPGA déduire dispositifs TMR sur la synthèse?

retard (par la technologie)

 
TMR (Tripple moduler redondance) technique est utilisée pour réduire SEU (Single Event Upset) dans les applications spatiales.outil Synplify déduit automatiquement soit CC, TMR, ou des implémentations TMR_CC en place de la normale flip-flops, au lieu de post-traitement pour la netlist-flop flip substitution.

http://www.actel.com/documents/SynplifyRH.pdf

 
Actel RT54SX la famille des instruments sur les modules de silicium TMR pour des bascules.Elle augmente la consommation, mais faire une conception tolérante rad plus facile.

 
Consultez les notes app Xilinx ils ont un tas d'informations sur les TMR.

Ils sont également en version bêta d'un outil appelé TMRtool qui permet à l'utilisateur de sélectionner les parties de son circuit, il veut TMR depuis que la peine de TMR est d'environ 3,2 x la taille et 10% de la performance.

Sachez également que TMR est seulement bonne pour le chemin de données.Afin de remédier à l'insatisfaction dans la logique de configuration, vous devez «lavé» le dispositif à 10x la vitesse à laquelle vous attendez une SEU.

Base

 

Welcome to EDABoard.com

Sponsor

Back
Top