question de conception de circuits analogiques

A

Australiens

Guest
Lorsque vous concevez un circuit analogique avec l'appareil MOS ou bipolaires, pouvez-vous me dire comment dicide la zone périphérique?et comment sélectionner le courant de polarisation?Joyeux Noël et Bonne Année!

 
Kilka dni temu firma Microsoft była zmuszona do czasowej blokady aktywnych linków w swoim komunikatorze Live Messenger 2009, na skutek ataku wyjątkowo agresywnego robaka internetowego, wykorzystującego Messengera do rozprzestrzeniania się w sieci. To nie pierwszy tego typu atak, dlatego ESET, producent rozwiązań antywirusowych, wspólnie z firmą Microsoft przygotował rady, dzięki którym użytkownicy mogą uchronić się przed tą i podobnymi do niej infekcjami.

Read more...
 
Pour MOS la région dépend de l'adéquation ou aussi dans le niveau de bruit fliker.Le courant de polarisation dépend de la GM nécessaire.

Bastos

 
Hey ne vous attendez pas une réponse directe.Votre question est très générale.Si vous nous dire ce que votre demande est, mai être quelqu'un sera en mesure de vous aider

 
Peut-être que ma question n'est pas très clair.
1.Je vois le circuit conçu par le peuple, d'autres dispositifs bipolaires région sont de 10,3, 8,5 ..., et je ne sais pas pourquoi.
Bien entendu, je sais que l'appariement de la source de courant, je veux dire ici n'est pas d'application source de courant.
2.pour une sortie de classe AB, comment sélectionner le courant de polarisation.et pour l'amplificateur d'autres, comme CE, CC et CB?

 
autre question concernant la source de courant:
quelqu'un me dire la résistance de l'émetteur est d'appariement de source de courant bipolaire et la chute de tension aux bornes de la résistance d'émetteur dégénérescence de la source de courant doit au moins (0.026V) Vt, pourquoi?

 
Je pense que vous devez lire le livre de nombreuses
comme Razavi Design of Analog CMOS IC

ou des compromis dans la conception de circuits analogiques

nous CMOS design pari souris analogiques envisager
1.puissance numéro ...actuel
2.Gain ou la bande passante
3.Bruit

livre beaucoup parlent concernant MOS W / L .. taillevraiment dans la conception, une bonne conception
devrait être obtenir assez Gm (gain) et le bruit de petits

Enfin nous considérons la zone et d'électricité ..

mais certains desin de faible puissance, le pouvoir première condition est faible ..
comme gas_gauge, il suffit de très faible puissance ...

basse tension (<1,5 V) ou courant faible (<1UA) est difficile à concevoir ..Je crois ..

 
Layout (physique) est une question importante!

Je pense que la conception ne peut atteindre 60/100 if u ne prennent pas la mise en compte.

 
pour les circuits intégrés analogiques, la bonne disposition peut limiter le déséquilibre, offset
cross_talk, bruit ..

que je sache, si nous voulons concevoir un circuit d'OPA, de la taille utilisation des manuels scolaires
nous pouvons obtenir une OPA, mais SNR ou gain open_loop seulement 60

Pour moi, je Analog Design sur 4 ans, mais je n'arrive toujours pas à la conception
une «haute performance OPA" Je pense qu'il est difficile, parce que dans
usuall fabless nécessité de maintenir de nombreux ASIC et de nombreux cas ne sont tenus
70_degree OPA ...

seuls certains concepteurs ont besoin de haute performance OPA ..et nous ne pouvons pas demander
mon chef, dit que je veux tenter ma conception, nous usuall 1 complètement ok,
et ne permettent metal_ECO ...ins design_House nombreuses Tainwan
concepteur de demande peuvent concevoir première puce pain sur la planche.

 
C'est une question que personne ne peut y répondre.Vous devriez les déchets de nombreuses années à undrstand sa réponse dans seulement quelques-uns des circuits.

 
ou MOS donner votre circuit analogique budget d'une première tension.Par exemple vous avez 1.5V.Puis, un étage de sortie contenant PMOS et NMOS devrait avoir 30%, ce qui signifie 450mV.Il s'agit de la somme des tensions VDSAT deux.Si vous voulez avoir une vitesse égale des PMOS et NMOS, vous devez donner le plus PMOS VDSAT que le NMOS.Alors 150mV à 300mV pour NMOS et PMOS.Le courant de polarisation est le paramètre fixe de premier rang.Donc, avec IDS et VDSAT le rapport E / L est fixe.Maintenant GDS en mode de saturation descend avec L. outre d'égaler les s'améliore avec L avec fixes W / L.

Générale l'ordre des paramètres à fixer est.

1.System Architecture
2.Circuit Topology
3.Bias Budget actuel
4.Tension Headroom Budget
5.W / L Dimensionnement

 
Australiens a écrit:

Lorsque vous concevez un circuit analogique avec l'appareil MOS ou bipolaires, pouvez-vous me dire comment dicide la zone périphérique?
et comment sélectionner le courant de polarisation?

Pour les bipolaires, je pense que leurs domaines sont seleted en fonction de leur courant Ie, pour rendre la densité CURRNT garder fermer.
Et aussi en fonction de votre point de travail, sélectionnez un domaine diffent.
Bien entendu, il ya beaucoup d'autres raisons.Joyeux Noël et Bonne Année!
 
L'actuel dépend principalement de votre contrainte sur l'offre la puissance, définie par votre exigence de produits.Et la région dépend de votre gain et de bande passante.

 
L'actuel parti pris est de définir réellement à rendre le travail plus sûr que votre circuit!Comment définir le courant de polarisation est dépend effectivement les concepteurs, mais la majeure partie est de s'assurer que tous le transistor dans la saturation!

Si vous avez une série d'amplificateur, la dernière partie est en fait de boost-up fréq ... Cela peut se faire en augmentant le courant à répondre à vos spécifications!

A propos de l'arrangement de technologie bipolaire et CMOS, à mon avis ... vous pouvez dessiner les combiner, mais vous devez avoir de bonnes connaissances en dessin layout!Il semble facile de tirer layout mais je ne peux pas guarnatee le circuit fonctionne bien!

<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="Choqué" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top