Question sur bus APB?

A

atuo

Guest
Salut à tous,

L'esclave APB ne pouvez pas envoyer d'erreur siganl au maître AHB, et quand une erreur (par exemple: écrire un registre READ_ONLY) se produisent, comment l'esclave ne APB avec ces erreurs.

Merci.

lsong

 
Je pense que par la norme APB, l'esclave ont doens't signal ACK passe à son maître.Dans notre conception, nous avons toujours utiliser une version modifiée de l'APB qui prend en charge ACK.Pour écrire à seule registre de lecture, l'esclave retourne toujours un ACK.C'est à APB maître logiciel afin de déterminer si l'écriture est réussie ou non - d'écrire suivie lire.

 
Dans ce cas, l'esclave doit envoyer l'accusé de réception au maître.

 
Salut à tous,

En APB n'existe aucun moyen pour envoyer de réponse AHB Master si vous voulez être la compatibilité avec AMBA 2,0 specyfication.

En plus récent AMBA 3,0 specyfication AXI, protocole APB a signal de réponse.

Cordialement

Elektor

 
vous pouvez toujours utiliser des lignes supplémentaires pour ajouter des fonctionnalités à l'APB.Nous utilisons GPIOs et d'autres lignes supplémentaires.Le standard de bus peut toujours être modifié à des exigences de la viande.Après tout c'est juste un cahier des charges!

 
Elektor a écrit:En APB n'existe aucun moyen pour envoyer de réponse AHB Master si vous voulez être la compatibilité avec AMBA 2,0 specyfication.
 
/ Quote] [

Oui, de 2,0 AMBA était stupide.Les gars ARM admis qu'ils ont fait quelques erreurs.C'est pourquoi ils ont dû mettre à jour le cahier des charges.Quoi qu'il en soit, puisque nous avons conçu notre propre puce au lieu de l'interfaçage avec quelqu'un d'autre, nous avons eu la souplesse nécessaire pour faire fonctionner le bus au lieu de s'en tenir à un cahier des charges stupide. / Quote] [
Vous avez raison, sauf si, vous avez à votre certificat de propriété intellectuelle conformément aux spécifications AMBA.Exemple avec ACT Tool.

Elektor

 
Je suis passé par l'interface AXI, où sont-ils réellement parler de la réponse d'erreur, s'il vous plaît aider

Et une chose Mor est que les spécifications AXI est une spécification d'interface.Est-il compatible avec AHB?et où puis-je l'amende AXI interconnexion SPEC, ils ont donné un Primecell interconnexion, mais nous n'avons rien à faire avec ce que l'Esprit donne une trop RTL lors d'une certaine limite.

S'il vous plaît passer par ce

 

Welcome to EDABoard.com

Sponsor

Back
Top