Re: Signal Intergrity questions connexes

V

venkat_kvr

Guest
hii tous pouvons-nous discuter de choses relatives à l'intégrité du signal théorie,
des outils etc iciAjouté après 1 minutes:Je suis Mentor Graphics hyperlynx u utilisateur si avez des doutes quant à me demander hyperlynx

 
Je suis nouveau à hyperlynx.pls pouvez-vous donner les lignes directrices pour l'intégrité du signal et EMC / EMI, la diaphonie.trucs et astuces et des lignes directrices générales lors de la conception

 
Passez par la démonstration Hyperlynx tutorial, il vous explique tous les concepts de base

 
Salut Venkat_kvr

J'essaie d'utiliser Hyperlynx 7.2 du logiciel pour mon projet.Après avoir pensé les tutoriels,
j'ai essayé de simuler mon projet.Mais je suis incapable de les mêmes résultats que nous avons dans les tutoriels.Mon conseil est de traitement de 5282, CPLD, FPGA, flash et d'un niveau de traducteur.
Quand je lance l'ensemble de simulation avec toutes ces composantes de la forme d'onde semble choquant ..la sortie du pilote de 5282 montre ce qui est énorme quantité de dépassement.Donc, nous avons organisé la simulation avec seulement 5282 et le niveau de traducteur (appareil), mais encore la forme d'onde dosnt améliorer.Total est la longueur de trace 6.5inch ..



<img src="http://images.elektroda.net/16_1208835309_thumb.jpg" border="0" alt=""/> Je
n'arrive pas à comprendre si quelque chose ne va pas dans la simulation de configuration ou pas.

ce serait bien si vous pouvez jeter plus de lumière sur ce ....

Merci
tama [/ img]

 
Salut Tama

Vous obtiendrez les mêmes résultats que tutoriel WHN u utiliser les mêmes modèles IBIS et topologie de routage.

U ont simulé à 133MHz ur conducteur est capable de conduire à tht frequncy? Chk dans le datashhet

également essayer différents topologie de routage

 
Salut Venkat_kvr
thanks for ur réponse ...Je suis avec le même ibis modèles qui sont disponibles dans la librairie et d'autres auprès des fournisseurs.le conducteur est à 50Mhz de travail ...est cette bonne façon de voir le cycle complet ....u mentionnés sur le routage diff style.hors maintenant je suis juste de simulation de 2 composants à la fois que trop d'ajouter une seule ligne de bus enitre ajouter ...comme je l'avais déjà mentionné le Composantes sur le bord qui part d'ajouter et de bus de données ....Que recommandez-vous pour ce type de routage ....

merci
tama

 
Salut Tama,

Augmenter l'échelle de temps à l'oscilloscope pour voir l'intégralité du cycle.Essayez avec Daisy chain topologie avec un minimum de talon de longueurs.

 
salut tout le monde

Je suis un designer pcb depuis ces dix dernières années.
Je veux apprendre post layout simulation.J'ai Orcad 10.5 & dxp2004.
Je ne sais pas comment commencer?
Pl.help moi

 
Salut Venkat

Merci pour la réponse ... urpls vous pouvez partager des informations sur les mesures qui vous suivent en général tout en la conception d'un circuit imprimé.ce que je veux savoir,
c'est à quel stade vous faire des simulations ...Je sais que nous pouvons le faire avant la mise en page et post layout.

viens dans mon déroute les ajouter et de bus de données ..., mais il évident que la longueur
n'est pas d'être même.si
c'est un gd idée de faire des simulations, à ce stade, ou après le match longueurs ...d'autre part dans quelle mesure il convient de dire que les formes d'onde sont ok.ce que je veux dire,
c'est que le conducteur aura toujours une sorte de oscialltions sur les bords par rapport à la receviers.espically lorsque l'ensemble de la longueur de trace est de l'ordre de 6-7inch à 50Mhz.

quel type de conseil frequencys sont vos conseils.

Merci
tama

 
Hii Tama

1. "Est un gd idée de faire des simulations, à ce stade, ou après le match de longueur"
Il est bon de perfomr l'analyse d'abord et ensuite la durée correspondant à goto

2. "Quelle mesure, devrait-on dire que la forme d'onde ok"
tant
qu'elle répond à la synchronisation (setup / Hold)
les exigences aussi la remise des gaz / sous-canot dépasser le maximum de spécifications données dans le datasheet.If un signal d'horloge les bords doivent être propres.

 
Salut Venkat

Je suis en train de simuler 5.5inch longueur des filets à la connexion à 4 appareils avec une résistance série de la 33R (je sais que ce doit être ajusté) mais les résultats sont ce que je reçois à peu près comme un condensateur de charge et de décharge ...je suis passé par le tutoriel de nouveau et ils ont vu que de simuler un net de 7,5 pouces, mais toujours la forme d'onde,
c'est mieux.i dont understand whats going wrong.est-il un problème avec l'ibis ou de certains modèles de paramètres logiciels ...J'ai joint la forme d'onde et le net aussi ...pouvez-vous
m'aider svp à résoudre le problème.

[

<img src="http://images.elektroda.net/93_1209025402_thumb.jpg" border="0" alt=""/>

]<img src="http://images.elektroda.net/73_1209025447_thumb.jpg" border="0" alt=""/> merci
tama [/ img]

 
Son aspect le signal peut avoir plus de chargement et de réduire la longueur de trace et de valeur de résistance série et de simuler une fois?

 
Salut Venkat

J'ai essayé de simuler avec une résistance de faible valeur 15R ...mais encore la forme d'onde
didnt améliorer beaucoup.i cant réduire la longueur d'autres car il est le plus court pour relier tous les périphériques ....envisager d'autres lignes de données ...

alors
j'ai essayé de simuler de la moitié inférieure de bus de données qui connecte des dispositifs .. 3 et la longueur est de 2,6 pouces ...mais pour cela aussi la forme d'onde
n'est pas mieux ...peu améliorée par rapport à la moitié supérieure de Données ...J'ai joint la forme d'onde ..résistance série est 22ohms ..<img src="http://images.elektroda.net/38_1209352734_thumb.jpg" border="0" alt=""/> Je suis incapable de comprendre GNG blanc est mauvais ...Comment puis-je améliorer cette forme d'onde ..

merci
tama

 
Salut Tama

Can u upload la topologie de routage du net?

 
Salut

Je suis nouveau à bord de la conception.Je voudrais savoir quelles sont les choses que nous pouvons faire avec hyperlynx en bord de conception?

thanx

 
pramodm a écrit:

SalutJe suis nouveau à bord de la conception.
Je voudrais savoir quelles sont les choses que nous pouvons faire avec hyperlynx en bord de conception?thanx
 
Salut Venkat

J'ai joint le réseau de routage ..il semble que le processeur de traitement cant charge de 4 appareils.donc nous avons essayé d'ajouter un tampon et les résultats ne sont encore à améliorer, mais la fin?est là ...si nous avons essayé de simuler avec pull up à la fois la fin (parce que sa chute a multi bus) de l'autobus à 1.25V.similaire à DDR2.Le wavefrom est beaucoup mieux que sans un dépassement de mémoire tampon.Vp-p, mais
n'est pas supérieure à 2-2.5V ..ce peut être un problème ..<img src="http://images.elektroda.net/32_1209520409_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/93_1209520435_thumb.jpg" border="0" alt=""/>
merci
tama

 
s3034585 a écrit:

Salut VenkatJ'ai joint le réseau de routage ..
il semble que le processeur de traitement cant charge de 4 appareils.
donc nous avons essayé d'ajouter un tampon et les résultats ne sont encore à améliorer, mais la fin?
est là ...
si nous avons essayé de simuler avec pull up à la fois la fin (parce que sa chute a multi bus) de l'autobus à 1.25V.
similaire à DDR2.
Le wavefrom est beaucoup mieux que sans un dépassement de mémoire tampon.
Vp-p, mais n'est pas supérieure à 2-2.5V ..
ce peut être un problème ..

<img src="http://images.elektroda.net/32_1209520409_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/93_1209520435_thumb.jpg" border="0" alt=""/> merci

tama
 
Salut
Je me demande combien ça coûte d'acheter des licences de logiciels hyperlynx
V7.2 pour ...?
Je suis novice à ce ...Ajouté après 26 secondes:Salut
Je me demande combien ça coûte d'acheter des licences de logiciels hyperlynx
V7.2 pour ...?
Je suis novice à ce ...

 
Chers Venkat,

Pouvez-vous me dire comment simuler une série sur le modèle de commutateur Hyperlynx 7.7.
Plus précisément, je veux changer de bus à simuler SN74CB3T16211 de TI.Le modèle de TI IBIS (tout comme les autres fournisseurs aussi Fairchild), ont défini ensemble les broches en entrée et pas en sortie.
En cadence, ils ont une méthode pour convertir ce modèle en un modèle d'entrées-sorties, mais la méthode de Hyperlynx
n'est pas à ma connaissance.Mon soutien à Mentor Graphics a expiré, et donc je ne reçois aucune réponse de leur part.En ce qui concerne
Pankaj

 

Welcome to EDABoard.com

Sponsor

Back
Top