Structured ASIC

V

Viswa

Guest
ce qui est maent par l'ASIC structurés et le masque de cellules programmables dans les ASIC structurés? S'il se tient entre FPGA et ASIC wat est sa similitude avec FPGA et ASIC?

 
ASIC structurés sont ceux qui sont similaires à base de cellules ASIC ..Jetez un oeil à cette

h ** p: / / www.synplicity.com/products/structuredasic/

similitude CUD être arrangement des cellules ..mais sérieusement ASIC et FPGA sont totalement différentes.

With Regards,

 
> Qu'est-ce maent par l'ASIC structurés et le masque de cellules programmables dans les ASIC structurés?

ASIC structurés sont souvent comparés à «standard-cell" ASICs.En ASIC standard cellulaire, le client a toute liberté pour mettre en œuvre toutes les «couches» de wafer (logique, d'interconnexion, via, etc) Dans un ASIC structuré, le fabricant vend un cadre «normalisé» avec des circuits déjà imprimée sur la base couche.C'est un peu comme un FPGA, où le dé-zone est remplie avec un mélange haut de portes logiques (ET, OU, NON, couleuvres, etc), et une certaine quantité de ressources plus avancées (RAM, des fichiers du Registre, PLL, je / O blocs.)

Par rapport aux ASIC standard cellulaire, structurée ASIC (de la même dé-zone) ont une utilisation plus faible (ie plus faible capacité logique), mais plus rapide temps de réponse (de tapeout au silicium en premier) et baisse des coûts NRE.Le temps de rotation plus rapide n'est pas parce que les ASIC structurés sont fabriqués plus rapidement - c'est parce que le produit structuré ASIC a une assiette «normalisés» couche.Pour le produit du fabricant ligne, tous les jetons de la ligne de produits sont identiques, de sorte que le MFG peut les fabriquer devant un client soumet une commande.Cela permet une livraison plus rapide de silicium d'abord, puisque le délai d'exécution du client n'est que la finalisation couche de métal (Haute-couches d'interconnexion), de l'ASIC.De même, l'ASIC de chaque client ordre exige seulement un ensemble partiel de masques (les couches supérieures) en réduisant le NRE-coûts pour un tapeout.

Standard-ASICs cellules ont généralement un faible "par unité" coût.Et évidemment, puisque standar-ASICs cellules commencent par un «Plan blanc», le client a toute liberté pour personnaliser l'mourir pour son application.(Limité seulement par le talent et règles de conception de processus.) Mais, comme les processus de fonderie continuent de s'amenuiser, tapeouts standard-cell continuer à monter en flèche.Le seuil de rentabilité pour un niveau rentable cellule ASIC produit continue d'aller de plus en plus élevés (en termes de volume.) Donc, les ASIC structurés et FPGA sera vraisemblablement combler les applications à volume moyen.

Comme ASIC standard cellulaire, les ASIC structurés sont offerts dans différentes lignes de produits.Il ya des produits avec seulement 1 client interconnexion Layer (seulement 1 masque livrable couche), et il ya des produits avec 4-5 couches d'interconnexion (4-5 livrable masque-couches.) Et bien sûr, on comprend la différenciation des produits pré-intégrés IP "(contrôleur de mémoire, microcontrôleur, haut débit d'E / S, embedded RAM / ROM, etc)

 

Welcome to EDABoard.com

Sponsor

Back
Top