topologies buffer à gain unité

J

jiesteve

Guest
Quelqu'un pourrait-il s'il vous plaît envoyez-moi des pointeurs vers de bonnes références sur l'unité des amplis buffer à gain?J'ai besoin de conduire ~ 5pF charge capacitive dans ~ 15ns.

 
Quoi de gamme pour les CMR vdd??consommation de courant?
Gamme de sortie?
vous devez avoir thease spec puis choisissez
opamp topologie convenable, faites quelques recherches op,
mai être pourrez vous trouver la réponse dans les manuels général!

 
DMV est de 1.6 - 2.0, nominale est de 1,8 V
/ CMR Input Output est de 0,8 - 1,3 V
Charge de sortie est 5pF
Cible de consommation courant <1 mA
Temps de réponse ~ 15ns

Je suis à la recherche dans les étages de sortie en classe AB à faible courant de repos lorsque l'entrée est stable ...

des suggestions pour les topologies sont appréciés ...

merci!

 
1.6v vdd CMR 0,5 V -> je suggère que l'OTA en deux étapes est approprié une,
Si vous devez aussi le gain est élevé, choisissez cascode plié comme première étape,
et l'indemnisation cascode hybrides
mais, curret quiscient consomme 1mA ne devrait pas être atteint facilement,
J'ai conçu une totalement diff.OTA avec 2pF, 15ns décantation avant d'OTA (première étape est plié cascode),
elle consomme plus de 2mA<img src="http://images.elektroda.net/16_1188444260_thumb.jpg" border="0" alt="unity gain buffer topologies" title="buffer à gain unité topologies"/>
 
Salut, sethtalk, pouvez-vous me dire quels sont les outils que vous utilisez pour tirer les sch?sa très bonne.

 
Ok je vois un problème avec l'exigence CMR ...Je crois que j'ai besoin d'une paire d'entrées N P ...Je n'ai pas beaucoup à gagner ..Yat-il un moyen de faire le N W Entrée couple p / o avoir à cascode la 2e étape?

VT est aussi me tuer sur le processus ... it's about 0.65V ... ridicules ...

 
rainman.cn,
viso-je utiliser Microsoft Office 2003 pour tracer le schéma,
Je mets le modèle schématique en EDAboard

http://www.edaboard.com/viewtopic.php?p=898008&sid=51685f4ce6c6e37283fc09c28d7fe5c0 # 898008Ajouté après 1 heures 34 minutes:

Ajouté après 53 secondes:jiesteve,
yu peuvent ref sur le papier, elle a proposé 1.8v op avec la classe-I AB / étape o

«Basse tension compacte à haut rendement des cellules amplificateur opérationnel pour les circuits VLSI"

http://www.edaboard.com/viewtopic.php?p=655587 # 655587

 

Welcome to EDABoard.com

Sponsor

Back
Top