Traitement vidéo à l'aide générateur de système Xilinx FPGA sur

D

dev_000

Guest
Salut, je fais un projet sur le traitement vidéo sur FPGA. Je voudrais savoir comment je peux stocker la vidéo (pas comme une vidéo, mais comme un cadre d'image) sur un FPGA. J'utilise un conseil Spartan 3e. Je sais que sur le bloc de RAM à port unique générateur de système Xilinx, mais ne sachant pas comment le faire fonctionner. Est-RAM le chemin à parcourir avant de stocker l'image pour faire du traitement de pixel en utilisant les FPGA? Y at-il des bons tutoriaux sur la façon de stocker des images en utilisant des blocs électrogènes système plus spécifiquement sur ROMS port unique. Je veux dire quelques fichiers de modèle par exemple. en espérant une réponse rapide. Remerciant u à l'avance: smile:
 
Exigence de RAM dépendra du nombre de cadres à des magasins, sa dimension et ainsi de suite ... Parce tissu FPGA RAM a très limitée, en particulier Spartan 3E, vous devez envisager de stocker des cadres de la ROM flash externe.
 
Je veux dire des tutoriels belles ou écrire ups faisant apparaître l'exécution du bloc générateur de ROM système?
 
Salut dev_000, selon le montant des exigences sorage vidéo, vous devriez également rechercher quelque chose dans la compression d'image (encodage). Il existe un grand nombre de chpsets atteignant cette fonctionnalité, et peut-être que vous trouverez un peu de code VHDL sur le web. + + +
 

Welcome to EDABoard.com

Sponsor

Back
Top