Utilisant un détecteur de Tayloe avec diviseur programmable fractionnée

T

twinsen

Guest
Salut à tous je suis à jouer avec certains récepteurs à conversion directe. Ma question est la suivante: je veux l'essayer en utilisant un détecteur Tayloe. Pour cela, je évidemment besoin d'un VFO. La plupart des dessins que j'ai vu utiliser un DDS pour atteindre tuning haute résolution, mais je me demandais si ce nétait pas possible de le faire avec une sorte de diviseur programmable fractionnée ou quelque chose, dans un FPGA peut-être, puisque le détecteur Tayloe n'est rien de plus un multiplexeur analogique piloté par une horloge onde carrée? J'espère que ce post a du sens? - Mes compétences de l'électronique numérique ont pris une plongée donc j'espère que quelqu'un pourrait me mettre sur la bonne voie :)
 
Vous avez raison, de générer des ondes carrées d'horloge comme vous le souhaitez. Mémorisez que seule question est de l'horloge doit être 4x EFCHD entrée.
 
Merci hwswboy Une dernière question si, OK, maintenant je veux faire un oscillateur d'horloge variable, donc je suppose qu'on peut soit utiliser un VCXO avec une sorte de PLL (je suppose pas un classique?) Ou d'exécuter une horloge à haute fréquence et de diviser il en panne? J'ai toujours juste utilisé un cristal sur une fréquence spécifique:) Quelle est la meilleure méthode pour obtenir une horloge haute résolution variable?
 

Welcome to EDABoard.com

Sponsor

Back
Top