Est-ce que le suréchantillonnage ADC exigent S / H circuit?

E

ee484

Guest
Salut, ne delta-sigma ADC nécessite S / H circuit?(Discrete-time)

Toute mention bien?

 
Non, comme le circuit d'échantillonnage DS est déjà le signal d'entrée.

 
Elle dépendra mai sur le circuit, si un S explicite / H ou T / H étape est nécessaire.Dans une analyse abstraite de traitement du signal, l'échantillonnage du signal d'entrée est impliqué avec des modulateurs à temps discret DS de toute façon.Ainsi, je suis d'accord.

 
Je suis d'accord qu'il faut AAF, mais S / H aussi??
N'importe qui peut recommander papier / mémoire qui utilise S / H pour modulateur DS?

 
is often shown as first stage in a discrete-time DS ADC block diagrams.

Je ne me souviens pas de circuit avec explicite S / H, mais le temps d'échantillonnage
est souvent montré comme première étape d'un discret diagrammes temps DS ADC.
.

C'est le cas par exemple dans Rabii / Woley La conception de basse tension, sigma de faible puissance modulateurs delta.Le circuit effectivement utilisés dans leur mise en œuvre expérimentale a un intégrateur différentiel SC comme première étape avec deux entrées, une pour le signal et l'autre pour le feedback.

, as I mentioned.

Voilà un exemple du circuit d'échantillonnage DS est déjà le signal d'entrée,
comme je l'ai mentionné.

a S/H, if you like.

D'un point de vue de la conception de circuits, je dirais, le S / H étape est omise, mais vous dire mai, la SC est
un intégrateur / S H, si vous le souhaitez.

 
Échantillon condensateur Changer le signal du circuit déjà.Je pense que c'est pas besoin de la S / étape H.

 

Welcome to EDABoard.com

Sponsor

Back
Top