C
chibijia
Guest
Récemment, j'ai écrire un code qui embrassent deux modules disparaissent, commemodule segbcd(data,clk,rst,seg_out) where data is 8bits input ;clk,rst are 1bit input,seg_out is 8bits output,and
Module Module1
segbcd (données, CLK, RST, seg_out) où se trouve les données d'entrée 8bits, CLK, RST sont 1bit entrée, de sortie seg_out est 8bits, etmodule counter(s,sc,sn,rst,clk,data_sn,data)
module2
Module compteur (S, Sc, sn, RST, CLK, data_sn, données)
où s, sc, sn, RST, CLK sont 1 bit d'entrée, data_sn est entrée 8bits, des données est de 8 bits de sortie;
et la CLK et la TVD peut être le node.and ordinaires de la sortie de la module2 des données est l'entrée du module1-data.
quelqu'un peut-il me dire comment écrire un banc d'essai approprié pour ce design!
Aide!
Module Module1
segbcd (données, CLK, RST, seg_out) où se trouve les données d'entrée 8bits, CLK, RST sont 1bit entrée, de sortie seg_out est 8bits, etmodule counter(s,sc,sn,rst,clk,data_sn,data)
module2
Module compteur (S, Sc, sn, RST, CLK, data_sn, données)
où s, sc, sn, RST, CLK sont 1 bit d'entrée, data_sn est entrée 8bits, des données est de 8 bits de sortie;
et la CLK et la TVD peut être le node.and ordinaires de la sortie de la module2 des données est l'entrée du module1-data.
quelqu'un peut-il me dire comment écrire un banc d'essai approprié pour ce design!
Aide!